曙海教育集團
上海:021-51875830 北京:010-51292078
西安:029-86699670 南京:4008699035
成都:4008699035 武漢:027-50767718
廣州:4008699035 深圳:4008699035
沈陽:024-31298103 石家莊:4008699035☆
全國統一報名免費電話:4008699035 微信:shuhaipeixun或15921673576 QQ:1299983702
首頁 課程表 報名 在線聊 講師 品牌 QQ聊 活動 就業
嵌入式OS--4G手機操作系統
嵌入式硬件設計
Altium Designer Layout高速硬件設計
開發語言/數據庫/軟硬件測試
芯片設計/大規模集成電路VLSI
其他類
 
      CPU源代碼分析與芯片設計及Linux移植培訓班
   入學要求

        學員學習本課程應具備下列基礎知識:
        ◆ 電路系統的基本概念。

   班級規模及環境--熱線:4008699035 手機:15921673576( 微信同號)
       每期人數限3到5人。
   上課時間和地點
上課地點:【上!浚和瑵髮W(滬西)/新城金郡商務樓(11號線白銀路站) 【深圳分部】:電影大廈(地鐵一號線大劇院站)/深圳大學成教院 【北京分部】:北京中山學院/福鑫大樓 【南京分部】:金港大廈(和燕路) 【武漢分部】:佳源大廈(高新二路) 【成都分部】:領館區1號(中和大道) 【沈陽分部】:沈陽理工大學/六宅臻品 【鄭州分部】:鄭州大學/錦華大廈 【石家莊分部】:河北科技大學/瑞景大廈 【廣州分部】:廣糧大廈 【西安分部】:協同大廈
最近開課時間(周末班/連續班/晚班)
CPU源代碼分析培訓班:2020年3月16日
   實驗設備
     ☆資深工程師授課

        
        ☆注重質量
        ☆邊講邊練

        ☆合格學員免費推薦工作

        ☆合格學員免費頒發相關工程師等資格證書,提升您的職業資質

        專注高端培訓15年,端海提供的證書得到本行業的廣泛認可,學員的能力
        得到大家的認同,受到用人單位的廣泛贊譽。

        ★實驗設備請點擊這兒查看★
   最新優惠
       ◆請咨詢客服。
   質量保障

        1、培訓過程中,如有部分內容理解不透或消化不好,可免費在以后培訓班中重聽;
        2、培訓結束后,授課老師留給學員聯系方式,保障培訓效果,免費提供課后技術支持。
        3、培訓合格學員可享受免費推薦就業機會。

        CPU源代碼分析與芯片設計及Linux移植
第1章 CPU構架概述
? 1.1 計算機體系結構概述
? 1.2 標量流水線技術
? 1.3 超標量構架
? 1.4 超長指令構架
? 1.5 處理器介紹
第2章 OR1200構架
  2.1 OpenRISC概述
  2.2 OR1200構架
  2.3 OR1200核心寄存器
  2.4 OR1200的IO接口說明
  2.5 OR1200核心硬件配置
第3章 Wishbone片上總線
  3.1 概述
  3.2 基本特點
  3.3 接口信號定義
  3.4 Wishbone支持的互聯類型
  3.5 Wishbone總線周期
  3.6 Wishbone寄存反饋總線周期
  3.7 Wishbone規范對IP文檔的要求
  3.8 Wishbone從設備接口示例
  3.9 Wishbone對RAM/ROM的支持
  3.10 Wishbone點到點連接示例
  3.11 Wishbone共享總線連接示例
  3.12 地址譯碼
  3.13 仲裁器的設計
  3.14 小結
第4章 CPU/DSP核心
  4.1 CPU/DSP核心
  4.2 IF級
  4.3 ID級
  4.4 EX級
  4.5 系統控制模塊
  4.6 MA級(lsu模塊)
  4.7 WB級
第5章 OpenRISC存儲系統
  5.1 概述
  5.2 OpenRISC的高速緩存
  5.3 OpenRISC的虛擬存儲系統源碼分析
  5.4 OpenRISC高速緩存的源碼分析
  5.5 片上存儲器QMEM
第6章 OpenRISC的主要外設
  6.1 概述
  6.2 寫緩沖模塊OR1200_sb
  6.3 總線接口單元模塊OR1200_wb_biu
  6.4 計時器模塊OR1200_tt
  6.5 可編程中斷控制器模塊OR1200_pic
  6.6 電源管理模塊OR1200_pm
第7章 OpenRISC調試接口
  7.1 OR1200的調試功能概述
  7.2 調試單元OR1200_du模塊
  7.3 JTAG開發接口模塊
  7.4 小結
第8章 編譯器移植
  8.1 編譯過程簡介
  8.2 GNU開發工具鏈
  8.3 RTL語言
  8.4 OR32平臺GCC編譯器移植
  8.5 OR32平臺binutils的移植
  8.6 OR32工具鏈的編譯安裝
第9章 Linux平臺移植
  9.1 編寫OR32復位例外
  9.2 內核啟動(函數start_kernel)
  9.3 內核啟動時建立平臺(函數setup_arch)
  9.4 例外處理
  9.5 運行時用到的底層接口
  9.6 Linux移植
第10章 OpenRISC參考設計與FPGA移植
? 10.1 OpenRISC的功能驗證
? 10.2 ORP_SOC的FPGA移植
? 10.3 FPGA開發板的設計與使用
第11章 開放源代碼以太網MAC控制器IP
? 11.1 開放源代碼以太網媒體訪問控制器IP
? 11.2 以太網MAC控制器IP頂層模塊
? 11.3 MII接口模塊
? 11.4 以太網數據發送模塊
? 11.5 以太網數據接收模塊
? 11.6 以太網MAC控制模塊
? 11.7 以太網MAC狀態模塊
? 11.8 以太網MAC寄存器模塊
? 11.9 以太網MAC Wishbone接口模塊
? 11.10 小結
第12章 USB設備功能模塊
  12.1 USB 2.0包標識符及傳輸控制概述
  12.2 USB IP核的整體結構
  12.3 寄存器文件模塊usbf_rf
  12.4 Wishbone接口模塊usbf_wb
  12.5 內存緩沖區仲裁器
  12.5 模塊usbf_mem_arb
  12.6 協議層模塊
  12.7 UTMI接口模塊
第13章 全定制芯片設計方法
  13.1 集成電路設計概述
  13.2 芯片設計流程
  13.3 DC工具綜合
  13.4 PrimeTime靜態時序分析
  13.5 可測性設計
  13.6 自動布局布線
  13.7 版圖的物理驗證
主站蜘蛛池模板: 狠狠色丁香婷婷综合激情| 婷婷综合久久中文字幕蜜桃三电影| 色与欲影视天天看综合网| 色综合久久精品中文字幕首页| 亚洲人成综合网站7777香蕉| 国产成人综合一区精品| 婷婷亚洲综合五月天小说| 亚洲欧美成人综合在线| 青青草原综合久久大伊人精品| 亚洲综合无码AV一区二区| 久久综合狠狠综合久久激情 | 亚洲第一区欧美国产不卡综合| 久久天天日天天操综合伊人av| 天天做天天爱天天爽综合网| 国产综合色在线视频区| 五月激情综合网| 中文字幕亚洲综合小综合在线| 日日AV色欲香天天综合网| 久久婷婷五月综合色99啪ak| 久久久综合九色合综国产| 桃花色综合影院| 色狠狠久久综合网| 国产AV综合影院| 99久久婷婷免费国产综合精品| 精品国产综合区久久久久久| 中文字幕亚洲综合久久| 狠狠色综合色综合网络| 婷婷亚洲综合五月天小说| 欧美自拍另类欧美综合图片区| 亚洲日本国产综合高清| 伊人色综合久久天天人守人婷| 色欲香天天天综合网站| 国产成人综合洲欧美在线| 一本色道久久综合狠狠躁篇| 国产精品国色综合久久| 国产成人人综合亚洲欧美丁香花| 亚洲狠狠婷婷综合久久久久| 激情综合一区二区三区| 伊人情人综合成人久久网小说| 欧美久久天天综合香蕉伊| 天天操天天干天天综合网|