![]() |
|||||||||||||||||
高速嵌入式硬件設計培訓課程為您講解高速、高密度嵌入式系統硬件設計技術。課程采取理論講解和實際設計演示相結合的方式,完成從元器件選擇、電路圖設計到PCB設計調試的全過程。廣大工程師通過此培訓可以掌握先進的高速嵌入式系統硬件設計技術,能夠完成高速嵌入式系統PCB及相關硬件的設計、調試任務。 |
|||||||||||||||||
![]() |
|||||||||||||||||
對電路原理知識有一定了解,有過單片機或相關電路設計經驗的工程師。 |
|||||||||||||||||
![]() |
|||||||||||||||||
每期人數限3到5人。 | |||||||||||||||||
![]() |
|||||||||||||||||
上課地點:【上海】:同濟大學(滬西)/新城金郡商務樓(11號線白銀路站) 【深圳分部】:電影大廈(地鐵一號線大劇院站)/深圳大學成教院 【北京分部】:北京中山學院/福鑫大樓 【南京分部】:金港大廈(和燕路) 【武漢分部】:佳源大廈(高新二路) 【成都分部】:領館區1號(中和大道) 【沈陽分部】:沈陽理工大學/六宅臻品 【鄭州分部】:鄭州大學/錦華大廈 【石家莊分部】:河北科技大學/瑞景大廈 【廣州分部】:廣糧大廈 【西安分部】:協同大廈 最近開課時間(周末班/連續班/晚班):PCB LAYOUT開班時間:2020年3月16日 |
|||||||||||||||||
![]() |
|||||||||||||||||
◆學時:請咨詢在線客服 ☆注重質量 ☆邊講邊練 ☆合格學員免費推薦工作 ☆合格學員免費頒發相關工程師等資格證書,提升您的職業資質 專注高端培訓15年,端海提供的證書得到本行業的廣泛認可,學員的能力 得到大家的認同,受到用人單位的廣泛贊譽。 ★實驗設備請點擊這兒查看★ |
|||||||||||||||||
![]() |
|||||||||||||||||
1、培訓過程中,如有部分內容理解不透或消化不好,可免費在以后培訓班中重聽; |
|||||||||||||||||
![]() |
|||||||||||||||||
時間 | 課程大綱 | ||||||||||||||||
第一階段 板級架構和電路圖設計 |
|||||||||||||||||
1. 板級架構和電路圖設計 |
|||||||||||||||||
第二階段 嵌入式系統PCB設計 |
|||||||||||||||||
2. 嵌入式系統PCB設計 【內容】學習嵌入式系統所需的高速電路設計技巧。包括高密度封裝的設計要點,高速信號設計原則,電源設計,特殊信號設計,以及散熱和可制造性的設計 【目標】通過學習掌握嵌入式系統所要求的電路板設計技術,熟練掌握初步的高速電路設計技巧,能夠設計穩定可靠的高速嵌入式系統,并且可以定位和排除常見的硬件問題。 2.1. 關于BGA封裝要考慮的問題 2.2. 設計電源和地平面 2.3. 設計規則對信號完整性的影響 2.4. 退耦電容 2.5. 高速信號的布線規則 2.9. 軟件工具協助調試 2.10. 設計調試用的信號擴展連接器 2.11. SI、PI設計工具調試 |
|||||||||||||||||
第三階段 電路圖設計高級--電路圖的PSPICE仿真和驗證 |
|||||||||||||||||
1. 電路圖設計高級--電路圖的PSPICE仿真和驗證 【內容】學習電路圖高級設計中的PSPICE仿真和驗證的技巧。包括通過SPICE仿真尋找 最佳參數,電路性能仿真,電路參數計算,蒙特卡羅分析,FFT分析等 【目標】通過學習學習電路圖高級設計中的PSPICE仿真和驗證的技巧,熟練使用PSICE工具 進行參數計算,參數優化,以便提升電路設計性能。 1.1. 通過SPICE仿真尋找最佳參數 1.2. 電路參數計算 1.3. 蒙特卡羅分析 1.4. FFT分析 1.5. 電路性能仿真 1.6. Time Domain 1.7. DC SWEEP 1.8. AC SWEEP 1.9. 溫度對電路的影響 1.10. 頻率對電路的影響 |
|||||||||||||||||
第四階段 嵌入式系統PCB設計高級--嵌入式系統PCB設計時序、SI、PI、EMC、電源完整性 設計和仿真,怎樣通過仿真提高開發周期 |
|||||||||||||||||
2. 嵌入式系統PCB設計高級--嵌入式系統PCB設計時序、SI、PI、EMC、電源完整性 設計和仿真 【內容】學習嵌入式系統PCB設計的高級技巧。包括嵌入式系統PCB設計時序、SI、PI、EMC、電源完整性設計和仿真 【目標】通過學習掌握高速、高密度嵌入式系統所要求的PCB電路板設計高級技巧,熟練掌握嵌入式系統PCB設計SDRAM,DDR3時序控制,SI仿真、控制,PI抑制干擾、EMC、電源完整性設計和仿真。 2.1. SDRAM,DDR3時序控制 2.2. PCB抑制干擾 2.3. PCB EMC設計 2.4. 高速、高密度PCB SI仿真 2.5. 高速、高密度PCB PI設計和仿真 2.6. 高速、高密度PCB電源完整性 2.7. 高速、高密度PCB后仿真 2.8. 怎樣通過仿真提高開發周期 2.9. 高速、高密度PCB串擾差分線解決技巧 2.10. 高速、高密度PCB串擾的查找和解決 |
|||||||||||||||||
第五階段 高速、高密度dsp6000項目實戰 |
|||||||||||||||||
【內容】通過項目實戰學習高速、高密度dsp6000板子的設計,通過實戰更上一層樓,完整學習板子從原理圖設計和仿真到PCB設計和仿真的全部過程。 【目標】項目實戰學習高速、高密度dsp6000/ARM Cortex A8 板子的設計,通過實戰更上一層樓。 1.1. 高速、高密度dsp6000 原理圖設計以及注意的問題 1.2. 高速、高密度dsp6000 原理圖設計技巧詳解 1.3. 高速、高密度dsp6000 原理圖設計PSPICE仿真的問題 1.4. 高速、高密度dsp6000 原理圖設計PSPICE仿真的技巧詳解 1.5. 高速、高密度dsp6000 PCB設計 1.6. 高速、高密度dsp6000 PCB設計PSPICE仿真要注意的問題 1.7. 高速、高密度dsp6000 PCB設計PSPICE仿真技巧詳解路 1.8. 時序設計 1.9. 串擾仿真和解決 1.10. 設計后仿真,保證板子的一次通過率
|