曙海教育集團
上海:021-51875830 北京:010-51292078
西安:029-86699670 南京:4008699035
成都:4008699035 武漢:027-50767718
廣州:4008699035 深圳:4008699035
沈陽:024-31298103 石家莊:4008699035☆
全國統一報名免費電話:4008699035 微信:shuhaipeixun或15921673576 QQ:1299983702
首頁 課程表 報名 在線聊 講師 品牌 QQ聊 活動 就業
嵌入式OS--4G手機操作系統
嵌入式硬件設計
Altium Designer Layout高速硬件設計
開發語言/數據庫/軟硬件測試
芯片設計/大規模集成電路VLSI
其他類
 
   Low Power Implementation(Cadence)培訓
   班級規模及環境--熱線:4008699035 手機:15921673576( 微信同號)
       每期人數限3到5人。
   上課時間和地點
上課地點:【上海】:同濟大學(滬西)/新城金郡商務樓(11號線白銀路站) 【深圳分部】:電影大廈(地鐵一號線大劇院站)/深圳大學成教院 【北京分部】:北京中山學院/福鑫大樓 【南京分部】:金港大廈(和燕路) 【武漢分部】:佳源大廈(高新二路) 【成都分部】:領館區1號(中和大道) 【沈陽分部】:沈陽理工大學/六宅臻品 【鄭州分部】:鄭州大學/錦華大廈 【石家莊分部】:河北科技大學/瑞景大廈 【廣州分部】:廣糧大廈 【西安分部】:協同大廈
最近開課時間(周末班/連續班/晚班)
Low Power Implementation(Cadence):2020年3月16日
   實驗設備
     ☆資深工程師授課

        
        ☆注重質量
        ☆邊講邊練

        ☆合格學員免費推薦工作

        ☆合格學員免費頒發相關工程師等資格證書,提升您的職業資質

        專注高端培訓15年,端海提供的證書得到本行業的廣泛認可,學員的能力
        得到大家的認同,受到用人單位的廣泛贊譽。

        ★實驗設備請點擊這兒查看★
   最新優惠
       ◆請咨詢客服。
   質量保障

        1、培訓過程中,如有部分內容理解不透或消化不好,可免費在以后培訓班中重聽;
        2、培訓結束后,授課老師留給學員聯系方式,保障培訓效果,免費提供課后技術支持。
        3、培訓合格學員可享受免費推薦就業機會。

  Low Power Implementation(Cadence)培訓

培訓方式以講課和實驗穿插進行。

Cadence? Incisive? Enterprise Simulato主要利用系統級至門級的涵蓋率來驅動功能驗證和除錯分析進一步促進的驗證的效率及可預測性。Cadence Incisive Enterprise Simulator?提供testbench制作、共用和分析能力,可從系統級至RTL再到門級驗證其設計,利用此環境從計劃至完成皆可支援涵蓋范圍驅動的運算法,而其原位編譯的模組可在傳統同步模擬加速並同時模擬關于behaviortransation(TLM)?RTL和門級模型,以達到有效改善同步模擬的不良性能。它也支援工業標準的驗證語言並且與開放驗證運算法相容(OVM),因此工程師能迅速簡單地整合Cadence Incisive Enterprise Simulator以建立所需要的驗證流程。

COURSE OUTLINE

MDV (Metric Driven Verification) foundations workshop

·?????????MDV Foundations introduction

–??MDV Foundations Planning

–??Introduction to Planning

·?????????Verification Plan Development

–??Lab 1: Launching Your First Regression

–??Lab 2: Review the Default vPlan View in Enterprise Manager

–??Lab 3: Creating Reusable Verification Plans

–??Lab 4: Creating a Top Level Verification Plan

–??Lab 5: Detecting Changes in the New Specification

–??Lab 6: Review the vPlan in vManager

·?????????MDV Foundations Infrastructure ?

–??Lab 1: Your First Enterprise Manager Regression

–??Lab 2: Integrating project build and run

·?????????MDV Foundations Management

–??Lab 1: Create your own first failures view

–??Lab 2: Rerun Failures

–??Lab 3: vPlan Analysis

–??Lab 4 : Report generation

?

Low Power Verification Workshop

???????????Introduction

–????????Introduction to Low Power Terminology

–????????CPF Creation

–????????Lab: Understanding the power information from a CPF file - Solution

???????????Low Power Simulation Verification

–????????Verification Planning and Metrics for Low Power

–????????Low-Power Simulation

–????????TCL Commands for Debug

–????????Debugging with SimVision

–????????Automatic Assertions

–????????Lab: Low-Power Simulation Debug




Assura Verification


The Assura? Verification course covers aspects of using the Assura DRC and Assura LVS tools for design rule checks, short location, and layout-versus-schematic checks. In labs, the student executes DRC and LVS and debugs error results.


Learning Objectives
In this course you will:
? o Verify your physical IC design with Assura Verification?
? o Set up and run DRC and LVS?
? o?Locate and display results from DRC and LVS runs?
? o Run verification in various input and run modes


Audience
? o CAD Developers
? o Design Engineers
? o? Layout Designers


Prerequisites
? o Layout design experience
? o Physical verification experience
? o UNIX OS


Course Agenda

Unit 1

? o?Introduction?
? o?Using Assura Verification?
? o?Operational details?
? o?Inputs and outputs?
? o?Interactive debugging environment?
? o?DRC and LVS runs
? o?Running design-rule checks (DRC)?
? o?DRC error debugging techniques?
? o?Error Layer Window?
? o?Setting up DRC run parameters

Unit 2

? o?Running design rule checks (continued)?
? o?Antenna check?
? o?Density check
? o?Running layout versus schematic (LVS) checks?
? o?Understanding and debugging LVS check reports?
? o?Setting up LVS run parameters?
? o?Displaying errors using the graphical user interface?
? o Locating LVS errors

Unit 3

? o Running layout versus schematic checks (continued)?
? o?Debugging LVS with multiple errors?
? o?Using the main debugging tools?
? o?Mismatched nets and mismatched devices?
? o?Shorts locator and opens locator?
? o?Malformed devices?
? o?Pins, parameters, and rewire tools
? o?Unguided debugger lab module?
? o?Running an electrical rules check (ERC)


 

主站蜘蛛池模板: 狠狠色伊人久久精品综合网| 亚洲综合日韩久久成人AV| 久久久久久久综合日本亚洲| 国产在线五月综合婷婷| 欧美日韩一区二区综合| 亚洲成a人v欧美综合天堂下载| 综合欧美亚洲日本一区| 色婷婷久久综合中文久久蜜桃av| 成人亚洲综合天堂| 一本综合久久国产二区| 亚洲综合熟女久久久30p| 亚洲综合视频在线| 中文字幕乱码人妻综合二区三区| 九月丁香婷婷亚洲综合色| 狠狠色噜噜狠狠狠狠色综合久| 色综合合久久天天综合绕视看| 大香网伊人久久综合网2020| 天堂无码久久综合东京热| 久久婷婷五月综合97色直播| 色8激情欧美成人久久综合电| 亚洲综合无码AV一区二区| 婷婷五月六月激情综合色中文字幕| 伊人色综合久久天天| 日本丶国产丶欧美色综合| 91精品国产综合久久久久久| 成人综合伊人五月婷久久| 色妞色综合久久夜夜| 欧美日韩国产综合草草| 国产在线一区二区综合免费视频| 青青青国产色视频在线观看国产亚洲欧洲国产综合| 天天久久狠狠色综合| 18和谐综合色区| 亚洲国产国产综合一区首页| 国产91色综合久久免费| 欧美亚洲综合另类成人| 91久久婷婷国产综合精品青草| 国产综合色产在线精品| 激情综合婷婷色五月蜜桃| 狠色狠色狠狠色综合久久| 亚洲欧美日韩综合| 色久悠悠婷婷综合在线亚洲|