曙海教育集團
上海:021-51875830 北京:010-51292078
西安:029-86699670 南京:4008699035
成都:4008699035 武漢:027-50767718
廣州:4008699035 深圳:4008699035
沈陽:024-31298103 石家莊:4008699035☆
全國統一報名免費電話:4008699035 微信:shuhaipeixun或15921673576 QQ:1299983702
首頁 課程表 報名 在線聊 講師 品牌 QQ聊 活動 就業
嵌入式OS--4G手機操作系統
嵌入式硬件設計
Altium Designer Layout高速硬件設計
開發語言/數據庫/軟硬件測試
芯片設計/大規模集成電路VLSI
其他類
 
   AMS 方法學(Methodology Kit)培訓(Cadence)
   班級規模及環境--熱線:4008699035 手機:15921673576( 微信同號)
       每期人數限3到5人。
   上課時間和地點
上課地點:【上海】:同濟大學(滬西)/新城金郡商務樓(11號線白銀路站) 【深圳分部】:電影大廈(地鐵一號線大劇院站)/深圳大學成教院 【北京分部】:北京中山學院/福鑫大樓 【南京分部】:金港大廈(和燕路) 【武漢分部】:佳源大廈(高新二路) 【成都分部】:領館區1號(中和大道) 【沈陽分部】:沈陽理工大學/六宅臻品 【鄭州分部】:鄭州大學/錦華大廈 【石家莊分部】:河北科技大學/瑞景大廈 【廣州分部】:廣糧大廈 【西安分部】:協同大廈
最近開課時間(周末班/連續班/晚班)
AMS Methodology Kit培訓(Cadence):2020年3月16日
   實驗設備
     ☆資深工程師授課

        
        ☆注重質量
        ☆邊講邊練

        ☆合格學員免費推薦工作

        ☆合格學員免費頒發相關工程師等資格證書,提升您的職業資質

        專注高端培訓15年,端海提供的證書得到本行業的廣泛認可,學員的能力
        得到大家的認同,受到用人單位的廣泛贊譽。

        ★實驗設備請點擊這兒查看★
   最新優惠
       ◆請咨詢客服。
   質量保障

        1、培訓過程中,如有部分內容理解不透或消化不好,可免費在以后培訓班中重聽;
        2、培訓結束后,授課老師留給學員聯系方式,保障培訓效果,免費提供課后技術支持。
        3、培訓合格學員可享受免費推薦就業機會。

  AMS Methodology Kit培訓(Cadence)

課程簡介

????本課程將會采用一個實際的模擬電路,該電路是一塊完整的網卡芯片中的一個6位的模數轉換器中的采樣保持電路,我們將使用該模擬電路塊,讓參與人員有機會在CadenceVirtuoso定制電路設計平臺上,完整地經歷從原理圖輸入、器件電學參數設置、電路模擬仿真、版圖的生成、DRC/LVS等物理規則檢查、寄生參數提取、后版圖仿真及反標、以及電壓降和電遷徙的可靠性檢查,Cadence已經為所有的設計步驟準備好了正確而完整的數據,參加培訓的工程師可以將其作為模版而完成自主的設計,首先,所有參與培訓的工程師需要在4天的時間內,在Cadence講師的輔助下,基于Cadence的工具平臺,利用Cadence提供的數據,完成從設計前端到后端的所有工作,然后工程師在參照參考設計的前提先,自行完成該電路從前到后的所有設計,從而熟悉整個模擬集成電路設計的步驟和流程;

?

課程說明:

????該課程是一個以參加培訓人員自己動手為主的實習課程,不是Cadence的工具培訓,而是基于設計方法學的一個設計實例課程,Cadence工具的詳細的使用方法不會被設計,所有工具的使用都是為了保證設計課程的順利完成,不能代替Cadence的工具培訓。

?

涉及的工具列表:

Virtuoso Schematic Editor

Analog Design Environment

Virtuoso Specification Driven Envrionment

Virtuoso Hierarchy Editor

Virtuoso Spectre simulator

UltraSim simulator

Virtuoso-XL layout Editor

Assura DRC/LVS

Assura RCX

Virtuoso Analog VoltageStorm Option

Virtuoso Analog EletronicStorm Option



階段 1:
基于混合信號驗證(AMS Top Level Verification Flow)的培訓
  • 正向設計如何在系統層面上基于全芯片的指標驗證
  • 對用Verilog描述的數字模塊和VerilogA或者晶體管描述的模擬模塊進行混合仿真
  • 在模塊沒有進行版圖實現時的頂層寄生效應的仿真
階段 2:基于模擬和定制電路設計(AMS Block Level Creation Flow)的流程培訓
  • 呈現模擬集成電路模塊設計的完整流程
  • 原理圖的輸入、Spectre仿真、設計冗余分析、連接驅動版圖實現
  • DRC/LVS物理驗證、寄生參數提取
  • 后版圖仿真和對比、行為級查表模型的自動生成
階段 3:基于數模混合電路的后端物理設計(Analog Driven Physical Implementation Flow)的培訓
  • 實現在基于全芯片面積約束下的布局和布線
  • 在頂層布局下向模擬模塊和數字模塊傳遞模塊形狀和Pin的位置信息
  • 自動實現數字和模擬模塊之間的連接
  • 在頂層實現層次化的DRC/LVS物理驗證和寄生參數提取
  • 簡單的數字電路布局布線
主站蜘蛛池模板: 久久综合九色综合网站| 欧美伊人久久大香线蕉综合69| 亚洲成A人V欧美综合天堂麻豆| 久久久久亚洲AV综合波多野结衣| 国产精品九九久久精品女同亚洲欧美日韩综合区| 亚洲图片综合区| 欧美亚洲日韩国产综合网| 日韩人妻无码一区二区三区综合部| 国产色婷婷五月精品综合在线| 亚洲色图综合网| 国产成人亚洲综合无码| 99综合电影在线视频好看| 亚洲综合图片区| 狠狠综合久久AV一区二区三区| 欧美激情综合色综合啪啪五月| 麻豆精品久久精品色综合| 婷婷五月六月激情综合色中文字幕| 久久乐国产综合亚洲精品| 国产欧美日韩综合精品一区二区| 综合欧美视频一区二区三区| 天天久久狠狠色综合| 久久综合久久伊人| 久久久久综合国产欧美一区二区| 色综合久久久久综合体桃花网| 国产香蕉尹人综合在线| 久久综合九色综合网站| 日本一道综合色视频| 欧美韩国精品另类综合| 久久综合香蕉国产蜜臀AV| 国产综合免费精品久久久| 亚洲综合日韩中文字幕v在线| 婷婷综合缴情亚洲狠狠尤物| 亚洲国产美国国产综合一区二区| 中文字幕亚洲综合精品一区| 久久综合久久自在自线精品自| 色综合天天综合中文网| 日韩欧美色综合网站| 欧美日韩综合一区在线观看| 狠狠色综合久久久久尤物| 伊人色综合久久天天人手人婷| 欧美αv日韩αv另类综合|