集成電路設計中心 企業學院 端海集團嵌入式學院 就業培訓基地長期班 就業培訓基地長期班

客戶常見疑問解答 手機閱讀模式
嵌入式培訓
嵌入式Linux就業班馬上開課了 詳情點擊這兒

免費報名電話薪水倍增計劃
上 海:021--51875830
北 京:010--51292078
深 圳:4008699035
西 安:029--86699670
石家莊:4008699035

南 京:4008699035
廣 州:4008699035
武 漢:027--50767718
成 都:4008699035
免費報名電話
全英文授課課程(Training in English)
   
  首 頁  培訓最新動態  課程介紹   培訓報名  企業培訓  付款方式   講師介紹   學員評價  關于我們  聯系我們  承接項目 開.發.板 商 城
嵌入式協處理器--FPGA
FPGA項目實戰系列課程----
嵌入式OS--4G手機操作系統
嵌入式協處理器--DSP
手機/網絡/動漫游戲開發
嵌入式OS-Linux
嵌入式CPU--ARM
嵌入式OS--WinCE
單片機培訓
嵌入式硬件設計
Altium Designer Layout高速硬件設計
嵌入式OS--VxWorks
PowerPC嵌入式系統/編譯器優化
PLC編程/變頻器/數控/人機界面 
開發語言/數據庫/軟硬件測試
3G手機軟件測試、硬件測試
芯片設計/大規模集成電路VLSI
云計算、物聯網
開源操作系統Tiny OS開發
小型機系統管理
其他類
WEB在線客服
南京WEB在線客服
武漢WEB在線客服
西安在線客服
廣州WEB在線客服
沈陽在線客服
鄭州在線客服
石家莊在線客服
點擊這里給我發消息  
QQ客服一
點擊這里給我發消息  
QQ客服二
點擊這里給我發消息
QQ客服三
  雙休日、節假日及晚上可致電值班電話:4008699035 值班手機:15921673576 或加qq:1299983702和微信:shuhaipeixun

值班QQ:
點擊這里給我發消息

值班網頁在線客服,點擊交談:
 
網頁在線客服

 
公益培訓通知與資料下載
企業招聘與人才推薦(免費)

合作企業最新人才需求公告

◆招人、應聘、人才合作,
請把需求發到officeoffice@126.com或
訪問端海旗下網站---
電子人才網
www.morning-sea.com.cn
合作伙伴與授權機構
現代化的多媒體教室
端海招聘啟示
 
   Synopsys-DFT Compiler 培訓
   班級規模及環境--熱線:4008699035 手機:15921673576( 微信同號)
       每期人數限3到5人。
   上課時間和地點
上課地點:【上海】:同濟大學(滬西)/新城金郡商務樓(11號線白銀路站) 【深圳分部】:電影大廈(地鐵一號線大劇院站)/深圳大學成教院 【北京分部】:北京中山學院/福鑫大樓 【南京分部】:金港大廈(和燕路) 【武漢分部】:佳源大廈(高新二路) 【成都分部】:領館區1號(中和大道) 【沈陽分部】:沈陽理工大學/六宅臻品 【鄭州分部】:鄭州大學/錦華大廈 【石家莊分部】:河北科技大學/瑞景大廈 【廣州分部】:廣糧大廈 【西安分部】:協同大廈
最近開課時間(周末班/連續班/晚班)
Synopsys-DFT Compiler 培訓:2020年6月15日
   實驗設備
     ☆資深工程師授課

        
        ☆注重質量
        ☆邊講邊練

        ☆合格學員免費推薦工作

        ☆合格學員免費頒發相關工程師等資格證書,提升您的職業資質

        專注高端培訓15年,端海提供的證書得到本行業的廣泛認可,學員的能力
        得到大家的認同,受到用人單位的廣泛贊譽。

        ★實驗設備請點擊這兒查看★
   最新優惠
       ◆請咨詢客服。
   質量保障

        1、培訓過程中,如有部分內容理解不透或消化不好,可免費在以后培訓班中重聽;
        2、培訓結束后,授課老師留給學員聯系方式,保障培訓效果,免費提供課后技術支持。
        3、培訓合格學員可享受免費推薦就業機會。

  Synopsys-DFT Compiler 培訓

培訓方式以講課和實驗穿插進行。

階段一

Overview
In this workshop you will learn to use DFT Compiler to perform RTL and gate-level DFT checks and insert scan using top-down and bottom-up flows. The workshop will show you how to analyze the reported data to identify common DFT violations and then fix the original RTL design.?

The workshop explores essential techniques to support large, multi-million gate SOC designs including the bottom-up scan insertion flow in the logical (Design Compiler) domain. Techniques learned include: performing scan insertion in a top-down flow; meeting scan requirements for number of scan chains, maximum chain length and reusing functional pins for scan testing; and using Adaptive Scan (DFTMAX) to insert additional DFT hardware to reduce the test time and the test data volume required for a given fault coverage.?

?

Objectives?
At the end of this workshop the student should be able to:?
Define the test protocol for a design and customize the initialization sequence, if needed?
Perform DFT checks at both the RTL and gate-levels?
State common design constructs that cause typical DFT violations?
Automatically correct certain DFT violations at the gate-level using AutoFix.?
Insert scan to achieve well-balanced top-level scan chains and other scan design requirements?
Write a script to perform all the steps in the DFT flow, including exporting all the required files for ATPG and Place & Route.?
Implement Rapid Scan Synthesis (RSS) in a top-down scan insertion flow achieving well-balanced scan chains?
Modify a bottom-up scan insertion script for full gate-level designs to use Test Models/ILMs with RSS and run it?
Preview top-level chain balance using test models/ILMs after block-level scan insertion and revise block level scan architecture as needed to improve top level scan chain balance.?
Modify a scan insertion script to include DFT-MAX Adaptive Scan compression?
Configure DFT Compiler to support low power flows including clock gating and multivoltage?

Audience Profile
Design and Test engineers who need to check for, identify and fix design-for-test violations in their RTL?or?gate-level designs, insert scan into possibly multi-million gate ASICs, and export design files to ATPG and Place&Route tools.

Prerequisites
There are no prerequisites for this workshop. Prior experience with Design Compiler, Design Vision and writing Synopsys TCL scripts is useful, but not required.

Course Outline?

Unit 1
Introduction to Scan Testing
DFTC User Interfaces
Creating Test Protocols
DFT for Clocks and Resets
meeting scan requirements for number of scan chains, maximum chain length and reusing functional pins for scan testing; inserting an On-Chip Clocking (OCC) controller for At-Speed testing using internal clocks; IEEE 1500 standard; and drive low power pattern requirement through ATPG generations.

Unit 2
DFT for Buses/Tristates
Top-Down Scan Insertion
Exporting Design Files
New Features

Unit 3
High Capacity DFT Flows
DFT MAX
Low Power DFT
Conclusion

階段二

Unit 1
·????DFT Compiler Flows

·????DFT Compiler Setup

·????Test Protocol

·????DFT Design Rule Checks

Unit 2

·????DFT DRC GUI Debug

·????DRC Fixing

·????Top-Down Scan Insertion

Unit 3

·????Exporting Files

·????High Capacity DFT Flows

·????Multi-Mode DFT

·????DFT MAX

階段三

unit 1. Understanding Scan Testing
? Define the test protocol for a design

? Perform DFT checks at both the RTL and gate-levels

? State common clocking and reset/set design constructs that cause typical DFT violations

? Automatically fix certain DFT violations at the gate-level using AutoFix

unit 2. DFTC User Interfaces

unit 3. Creating Test Protocols

unit 4. DFT for Clocks and Resets


unit 5. DFT for Tristate Nets
? State design constructs that cause typical DFT violations and how you can workaround these problems:

2   Tristate nets?

2   Bidirectional pins?

2   Embedded memories

? Insert scan to achieve well-balanced top-level scan chains and other scan design requirements

unit 6. DFT for Bidirectional Pins

unit 7. DFT for Embedded Memories

unit 8.Top-Down Scan Insertion

unit 9.Exporting Design Files
? Write a script to perform all the steps in the DFT flow, including exporting all the required files for ATPG and Place & Route?

? Customize the test initialization sequence, if needed?

? Modify a bottom-up scan insertion script for full?
gate-level designs to use Test Models/ILMs with RSS and run it

? Preview top-level chain balance using test models/ILMs after block level scan insertion and revise block level scan architecture as needed to improve top-level scan chain balance

? Insert additional observe test points to reduce number of ATPG patterns

unit 10. High Capacity DFT Flows

unit 11.Test Data Volume Reduction

 
版權所有:蘇州端海信息科技有限公司 copyright 2000-2015
 
上海總部培訓基地

地址:上海市云屏路1399號26#新城金郡商務樓310。
(地鐵11號線白銀路站2號出口旁,云屏路和白銀路交叉口)
郵編:201821
熱線:021-51875830 32300767
傳真:021-32300767
業務手機:15921673576
E-mail:officeoffice@126.com
客服QQ: 849322415
北京培訓基地

地址:北京市昌平區沙河南街11號312室
(地鐵昌平線沙河站B出口) 郵編:102200 行走路線:請點擊這查看
熱線:010-51292078
傳真:010-51292078
業務手機:15701686205
E-mail:qianru@51qianru.cn
客服QQ:1243285887
深圳培訓基地

地址:深圳市環觀中路28號82#201室

熱線:4008699035
傳真:4008699035
業務手機:13699831341

郵編:518001
信箱:qianru2@51qianru.cn
客服QQ:2472106501
南京培訓基地

地址:江蘇省南京市棲霞區和燕路251號金港大廈B座2201室
(地鐵一號線邁皋橋站1號出口旁,近南京火車站)
熱線:4008699035
傳真:4008699035
郵編:210046
信箱:qianru3@51qianru.cn
客服QQ:1325341129
 
成都培訓基地

地址:四川省成都市高新區中和大道一段99號領館區1號1-3-2903 郵編:610031
熱線:4008699035
免費電話:4008699035
業務手機:13540421960
客服QQ:1325341129 E-mail:qianru4@51qianru.cn
武漢培訓基地

地址:湖北省武漢市江岸區漢江北路34號 九運大廈401室 郵編:430022
熱線:4008699035
業務手機:13657236279
客服QQ:849322415
E-mail:qianru5@51qianru.cn
廣州培訓基地

地址:廣州市越秀區環市東路486號廣糧大廈1202室

熱線:4008699035
傳真:4008699035

郵編:510075
信箱:qianru6@51qianru.cn
西安培訓基地

地址:西安市雁塔區高新二路12號協同大廈901室

熱線:029-86699670
業務手機:18392016509
傳真:029-86699670
郵編:710054
信箱:qianru7@51qianru.cn
 
沈陽培訓基地

地址:遼寧省沈陽市東陵渾南新區沈營路六宅臻品29-11-9 郵編:110179
熱線:4008699035
E-mail:qianru8@51qianru.cn
鄭州培訓基地

地址:鄭州市高新區雪松路錦華大廈401

熱線:4008699035

郵編:450001
信箱:qianru9@51qianru.cn

石家莊培訓基地

地址:石家莊市高新區中山東路618號瑞景大廈1#802

熱線:4008699035
業務手機:13933071028
傳真:4008699035
郵編:050200
信箱:qianru10@51qianru.cn

 

雙休日、節假日及晚上可致電值班電話:4008699035 值班手機:15921673576 或加qq:1299983702和微信:shuhaipeixun


備案號:備案號:滬ICP備08026168號-1

.(2024年07月24日)..........................................................

友情鏈接:Cadence培訓 ICEPAK培訓 EMC培訓 電磁兼容培訓 sas容培訓 羅克韋爾PLC培訓 歐姆龍PLC培訓 PLC培訓 三菱PLC培訓 西門子PLC培訓 dcs培訓 橫河dcs培訓 艾默生培訓 robot CAD培訓 eplan培訓 dcs培訓 電路板設計培訓 浙大dcs培訓 PCB設計培訓 adams培訓 fluent培訓系列課程 培訓機構課程短期培訓系列課程培訓機構 長期課程列表實踐課程高級課程學校培訓機構周末班培訓 南京 短期培訓系列課程培訓機構 長期課程列表實踐課程高級課程學校培訓機構周末班 端海 教育 企業 學院 培訓課程 系列班 長期課程列表實踐課程高級課程學校培訓機構周末班 短期培訓系列課程培訓機構 端海教育企業學院培訓課程 系列班 軟件無線電培訓 FPGA電機控制培訓 Xilinx培訓 Simulink培訓 DSP培訓班 Ansys培訓 LUA培訓 單片機培訓班 PCB設計課程 PCB培訓 電源培訓 電路培訓 PLC課程 變頻器課程 Windows培訓



1申請友情鏈接 >>
 
在線客服
主站蜘蛛池模板: 狠狠色综合网站久久久久久久| 亚洲伊人久久综合影院| 狠狠色丁香久久婷婷综合| 天天做天天爱天天爽天天综合| 激情综合色五月丁香六月欧美| 色狠狠色狠狠综合天天| 色五月丁香六月欧美综合图片| 久久综合香蕉国产蜜臀AV| 亚洲国产欧美国产综合久久| 色婷婷狠狠久久综合五月| 久久婷婷成人综合色综合| 奇米综合四色77777久久| 色噜噜狠狠狠综合曰曰曰| 国产综合精品久久亚洲| 久久天堂AV综合合色蜜桃网| 色婷婷综合久久久久中文字幕| 狠狠色狠狠色综合曰曰| 婷婷亚洲综合五月天小说| 欧美精品国产日韩综合在线| 色婷婷综合久久久久中文一区二区| 六月婷婷缴清综合在线| 老色鬼久久亚洲AV综合| 97se亚洲国产综合自在线| 亚洲Av综合色区无码专区桃色| 天天综合天天做天天综合| 老色鬼久久亚洲AV综合| 五月天激情综合网| 国产成人亚洲综合无码精品| 亚洲狠狠成人综合网| 亚洲综合一区二区精品导航| 婷婷五月六月激情综合色中文字幕| 天天操天天干天天综合网| 欧美亚洲综合色在| 亚洲综合色成在线播放| 狠狠色丁香婷婷综合尤物| 久久久久亚洲av综合波多野结衣| 国产综合精品一区二区三区| 久久综合五月丁香久久激情| 亚洲欧美日韩综合aⅴ视频| 欧美日韩一区二区综合在线| 夜鲁鲁鲁夜夜综合视频欧美|