集成電路設(shè)計(jì)中心 企業(yè)學(xué)院 端海集團(tuán)嵌入式學(xué)院 就業(yè)培訓(xùn)基地長(zhǎng)期班 就業(yè)培訓(xùn)基地長(zhǎng)期班

客戶常見疑問(wèn)解答 手機(jī)閱讀模式
嵌入式培訓(xùn)
嵌入式Linux就業(yè)班馬上開課了 詳情點(diǎn)擊這兒

免費(fèi)報(bào)名電話薪水倍增計(jì)劃
上 海:021--51875830
北 京:010--51292078
深 圳:4008699035
西 安:029--86699670
石家莊:4008699035

南 京:4008699035
廣 州:4008699035
武 漢:027--50767718
成 都:4008699035
免費(fèi)報(bào)名電話
全英文授課課程(Training in English)
   
  首 頁(yè)  培訓(xùn)最新動(dòng)態(tài)  課程介紹   培訓(xùn)報(bào)名  企業(yè)培訓(xùn)  付款方式   講師介紹   學(xué)員評(píng)價(jià)  關(guān)于我們  聯(lián)系我們  承接項(xiàng)目 開.發(fā).板 商 城
嵌入式協(xié)處理器--FPGA
FPGA項(xiàng)目實(shí)戰(zhàn)系列課程----
嵌入式OS--4G手機(jī)操作系統(tǒng)
嵌入式協(xié)處理器--DSP
手機(jī)/網(wǎng)絡(luò)/動(dòng)漫游戲開發(fā)
嵌入式OS-Linux
嵌入式CPU--ARM
嵌入式OS--WinCE
單片機(jī)培訓(xùn)
嵌入式硬件設(shè)計(jì)
Altium Designer Layout高速硬件設(shè)計(jì)
嵌入式OS--VxWorks
PowerPC嵌入式系統(tǒng)/編譯器優(yōu)化
PLC編程/變頻器/數(shù)控/人機(jī)界面 
開發(fā)語(yǔ)言/數(shù)據(jù)庫(kù)/軟硬件測(cè)試
3G手機(jī)軟件測(cè)試、硬件測(cè)試
芯片設(shè)計(jì)/大規(guī)模集成電路VLSI
云計(jì)算、物聯(lián)網(wǎng)
開源操作系統(tǒng)Tiny OS開發(fā)
小型機(jī)系統(tǒng)管理
其他類
WEB在線客服
南京WEB在線客服
武漢WEB在線客服
西安在線客服
廣州WEB在線客服
沈陽(yáng)在線客服
鄭州在線客服
石家莊在線客服
點(diǎn)擊這里給我發(fā)消息  
QQ客服一
點(diǎn)擊這里給我發(fā)消息  
QQ客服二
點(diǎn)擊這里給我發(fā)消息
QQ客服三
  雙休日、節(jié)假日及晚上可致電值班電話:4008699035 值班手機(jī):15921673576 或加qq:1299983702和微信:shuhaipeixun

值班QQ:
點(diǎn)擊這里給我發(fā)消息

值班網(wǎng)頁(yè)在線客服,點(diǎn)擊交談:
 
網(wǎng)頁(yè)在線客服

 
公益培訓(xùn)通知與資料下載
企業(yè)招聘與人才推薦(免費(fèi))

合作企業(yè)最新人才需求公告

◆招人、應(yīng)聘、人才合作,
請(qǐng)把需求發(fā)到officeoffice@126.com或
訪問(wèn)端海旗下網(wǎng)站---
電子人才網(wǎng)
www.morning-sea.com.cn
合作伙伴與授權(quán)機(jī)構(gòu)
現(xiàn)代化的多媒體教室
端海招聘啟示
 
     Design Compiler高級(jí)培訓(xùn)班(Synopsys)
   班級(jí)規(guī)模及環(huán)境--熱線:4008699035 手機(jī):15921673576( 微信同號(hào))
       每期人數(shù)限3到5人。
   上課時(shí)間和地點(diǎn)
上課地點(diǎn):【上海】:同濟(jì)大學(xué)(滬西)/新城金郡商務(wù)樓(11號(hào)線白銀路站) 【深圳分部】:電影大廈(地鐵一號(hào)線大劇院站)/深圳大學(xué)成教院 【北京分部】:北京中山學(xué)院/福鑫大樓 【南京分部】:金港大廈(和燕路) 【武漢分部】:佳源大廈(高新二路) 【成都分部】:領(lǐng)館區(qū)1號(hào)(中和大道) 【沈陽(yáng)分部】:沈陽(yáng)理工大學(xué)/六宅臻品 【鄭州分部】:鄭州大學(xué)/錦華大廈 【石家莊分部】:河北科技大學(xué)/瑞景大廈 【廣州分部】:廣糧大廈 【西安分部】:協(xié)同大廈
最近開課時(shí)間(周末班/連續(xù)班/晚班)
Design Compiler高級(jí)培訓(xùn)班:2020年7月20日
   實(shí)驗(yàn)設(shè)備
     ☆資深工程師授課

        
        ☆注重質(zhì)量
        ☆邊講邊練

        ☆合格學(xué)員免費(fèi)推薦工作

        ☆合格學(xué)員免費(fèi)頒發(fā)相關(guān)工程師等資格證書,提升您的職業(yè)資質(zhì)

        專注高端培訓(xùn)15年,端海提供的證書得到本行業(yè)的廣泛認(rèn)可,學(xué)員的能力
        得到大家的認(rèn)同,受到用人單位的廣泛贊譽(yù)。

        ★實(shí)驗(yàn)設(shè)備請(qǐng)點(diǎn)擊這兒查看★
   最新優(yōu)惠
       ◆請(qǐng)咨詢客服。
   質(zhì)量保障

        1、培訓(xùn)過(guò)程中,如有部分內(nèi)容理解不透或消化不好,可免費(fèi)在以后培訓(xùn)班中重聽;
        2、培訓(xùn)結(jié)束后,授課老師留給學(xué)員聯(lián)系方式,保障培訓(xùn)效果,免費(fèi)提供課后技術(shù)支持。
        3、培訓(xùn)合格學(xué)員可享受免費(fèi)推薦就業(yè)機(jī)會(huì)。

  Design Compiler高級(jí)培訓(xùn)班(Synopsys)
  課程描述

       DC是把HDL描述的電路綜合為跟工藝相關(guān)的、門級(jí)電路。并且根據(jù)用戶的設(shè)計(jì)要求,在時(shí)序和面積,時(shí)序和功耗上取得最佳的效果。在floor planning和placement和插入時(shí)鐘樹后 返回DC進(jìn)行時(shí)序驗(yàn)證。其最高版本被稱為DC Ultra。在Synopsys軟件中完整的綜合方案的核心是DC UltraTM,對(duì)所有設(shè)計(jì)而言它也是最好級(jí)別的綜合平臺(tái)。DC Ultra添加了全面的 數(shù)據(jù)通路和時(shí)序優(yōu)化技術(shù),并通過(guò)工業(yè)界的反復(fù)證明。

   課程內(nèi)容

 第一階段

       綜合的定義;ASIC design flow;Synopsys Design Compiler的介紹;Tcl/Tk 功能介紹;Synopsys technology library;Logic synthesis的過(guò)程;Synthesis 和layout的接口——LTL;Post_layout optimization;SDF文件的生成;其他高級(jí)綜合技巧與總結(jié)。

  Overview?
  
   This course covers the ASIC synthesis flow using Design Compiler -- from reading in an RTL design (Verilog and VHDL) to generating a final gate-level netlist. You will learn how to read in your design file(s), specify your libraries, constrain a complex design for area and timing, partition your design? hierarchy for synthesis, apply synthesis techniques to achieve area and timing closure, analyze the synthesis results, and generate output data that works with downstream layout tools. You will verify the logic equivalence of synthesis transformations (such as Datapath optimizations and Register Retiming) to that of an RTL design using Formality. The course includes labs to reinforce and practice key topics discussed in lecture. All the covered commands and flows are printed separately in a 4-page Job Aid which the student can refer to back at work.
  
   Objectives?
  
   At the end of this workshop the student should be able to:?
   ◆Create a setup file to specify the libraries that will be used?
   ◆Read in a hierarchical design?
   ◆Partition a design's hierarchy optimally for synthesis?
   ◆Constrain a complex design for area and timing, taking into account different environmental attributes such as output loading, input drive strength, process, voltage and temperature variations, as well as post-layout effects such as clock skew and net parasitics?
   ◆Select the appropriate compile flow for your project?
   ◆Execute the recommended synthesis techniques within each compile flow to achieve area and timing closure?
   ◆Perform test-ready synthesis when appropriate?
   ◆Verify the logic equivalence of a synthesized netlist to that of an RTL design?
   ◆Write DC-Tcl scripts to constrain and compile designs?
   ◆Generate and interpret timing, constraints and other debugging reports?
   ◆Understand the effect that RTL coding style can have on synthesis results?
   ◆Generate output data (netlist, timing/area constraints, physical constraints scan-def) that works with downstream physical design?or?layout tools?
  
   Audience Profile
  
   ASIC digital designers who are going to use Design Compiler to synthesize Verilog?or?VHDL RTL modules to generate gate-level netlists.
  
   Prerequisites
  
   To benefit the most from the material presented in this workshop, you should:
   ◆Understand the functionality of digital sequential and combinational logic?
   ◆Have familiarity with UNIX and a UNIX text editor of your choice?
   ◆No prior Design Compiler knowledge?or?experience is needed?
  
  第二階段
  
   Unit 1
   ◆Introduction to Synthesis
   ◆Setting Up and Saving Designs
   ◆Design and Library Objects
   ◆Area and Timing Constraints
   ◆Setting Up and Saving Designs

  • Loading Technology and Design Data
  • Design and Library Objects
  • Timing Constraints



   Unit 2
   ◆Partitioning for Synthesis
   ◆Environmental Attributes
   ◆Compile Commands
   ◆Timing Analysis
   ◆More Constraint Considerations
  

  • Compiling RTL to Gates
  • Timing Analysis


Unit 3
◆More Constraint Considerations
◆Multi-Clock Designs
◆Synthesis techniques and Flows
◆Post-Synthesis Output Data
◆Conclusion
Congestion Analysis and Optimization

Unit 4

Unit 5

Clock Tree Synthesis

Multi Scenario Optimization

?

Unit 6

Design Planning

Routing and Crosstalk

Chip Finishing and DFM

Customer Suppor

第三階段

第一部分
unit 1. Introduction to Synthesis
? Execute the basic steps of synthesis on a simple design
? Use two commands to modify the partitioning of a design
? Gain familiarity with SolvNet ,your essential resource for?
  solving your design compiler problems
unit 2. Setup, Libraries and Objects
unit 3. Partitioning for Synthesis
unit 4. DC Tcl - An Introduction

第二部分
unit 5. Timing and Area
?Constrain simple designs for area, timing and design
  rule constraints (DRC)
? Generate ,view and analyze timing and DRC reports
unit 6. Environmental Attributes
unit 7. Design Rules and Min Timing
unit 8.Timing Analysis

第三部分
unit 9.Multiple Clock/Cycle Designs
? Constrain and analyze multi-clock,
  asynchronous and multi-cycle path designs
? State several key steps that occur during a default compile?
? Enable Design Compiler to work harder in fixing design violations
? Describe some issues that surround synthesis and where to find additional information?

unit 10. Optimization

unit 11.Compile Strategies

unit 12. Before,During and After
 

   培養(yǎng)對(duì)象

        從事ASIC 設(shè)計(jì)與驗(yàn)證的工程師,希望更深入了解Design Compiler和芯片綜合(chip synthesis)技術(shù)的工程師,希望從事ASIC設(shè)計(jì)工程師的理工科背景大四學(xué)生或碩士研究生。

   入學(xué)要求

        學(xué)員學(xué)習(xí)本課程應(yīng)具備下列基礎(chǔ)知識(shí):
        ◆ 對(duì)數(shù)字集成電路設(shè)計(jì)有一定理解;
        ◆ 了解Verilog/VHDL 語(yǔ)言。

 
版權(quán)所有:蘇州端海信息科技有限公司 copyright 2000-2015
 
上?偛颗嘤(xùn)基地

地址:上海市云屏路1399號(hào)26#新城金郡商務(wù)樓310。
(地鐵11號(hào)線白銀路站2號(hào)出口旁,云屏路和白銀路交叉口)
郵編:201821
熱線:021-51875830 32300767
傳真:021-32300767
業(yè)務(wù)手機(jī):15921673576
E-mail:officeoffice@126.com
客服QQ: 849322415
北京培訓(xùn)基地

地址:北京市昌平區(qū)沙河南街11號(hào)312室
(地鐵昌平線沙河站B出口) 郵編:102200 行走路線:請(qǐng)點(diǎn)擊這查看
熱線:010-51292078
傳真:010-51292078
業(yè)務(wù)手機(jī):15701686205
E-mail:qianru@51qianru.cn
客服QQ:1243285887
深圳培訓(xùn)基地

地址:深圳市環(huán)觀中路28號(hào)82#201室

熱線:4008699035
傳真:4008699035
業(yè)務(wù)手機(jī):13699831341

郵編:518001
信箱:qianru2@51qianru.cn
客服QQ:2472106501
南京培訓(xùn)基地

地址:江蘇省南京市棲霞區(qū)和燕路251號(hào)金港大廈B座2201室
(地鐵一號(hào)線邁皋橋站1號(hào)出口旁,近南京火車站)
熱線:4008699035
傳真:4008699035
郵編:210046
信箱:qianru3@51qianru.cn
客服QQ:1325341129
 
成都培訓(xùn)基地

地址:四川省成都市高新區(qū)中和大道一段99號(hào)領(lǐng)館區(qū)1號(hào)1-3-2903 郵編:610031
熱線:4008699035
免費(fèi)電話:4008699035
業(yè)務(wù)手機(jī):13540421960
客服QQ:1325341129 E-mail:qianru4@51qianru.cn
武漢培訓(xùn)基地

地址:湖北省武漢市江岸區(qū)漢江北路34號(hào) 九運(yùn)大廈401室 郵編:430022
熱線:4008699035
業(yè)務(wù)手機(jī):13657236279
客服QQ:849322415
E-mail:qianru5@51qianru.cn
廣州培訓(xùn)基地

地址:廣州市越秀區(qū)環(huán)市東路486號(hào)廣糧大廈1202室

熱線:4008699035
傳真:4008699035

郵編:510075
信箱:qianru6@51qianru.cn
西安培訓(xùn)基地

地址:西安市雁塔區(qū)高新二路12號(hào)協(xié)同大廈901室

熱線:029-86699670
業(yè)務(wù)手機(jī):18392016509
傳真:029-86699670
郵編:710054
信箱:qianru7@51qianru.cn
 
沈陽(yáng)培訓(xùn)基地

地址:遼寧省沈陽(yáng)市東陵渾南新區(qū)沈營(yíng)路六宅臻品29-11-9 郵編:110179
熱線:4008699035
E-mail:qianru8@51qianru.cn
鄭州培訓(xùn)基地

地址:鄭州市高新區(qū)雪松路錦華大廈401

熱線:4008699035

郵編:450001
信箱:qianru9@51qianru.cn

石家莊培訓(xùn)基地

地址:石家莊市高新區(qū)中山東路618號(hào)瑞景大廈1#802

熱線:4008699035
業(yè)務(wù)手機(jī):13933071028
傳真:4008699035
郵編:050200
信箱:qianru10@51qianru.cn

 

雙休日、節(jié)假日及晚上可致電值班電話:4008699035 值班手機(jī):15921673576 或加qq:1299983702和微信:shuhaipeixun


備案號(hào):備案號(hào):滬ICP備08026168號(hào)-1

.(2024年07月24日)..........................................................

友情鏈接:Cadence培訓(xùn) ICEPAK培訓(xùn) EMC培訓(xùn) 電磁兼容培訓(xùn) sas容培訓(xùn) 羅克韋爾PLC培訓(xùn) 歐姆龍PLC培訓(xùn) PLC培訓(xùn) 三菱PLC培訓(xùn) 西門子PLC培訓(xùn) dcs培訓(xùn) 橫河dcs培訓(xùn) 艾默生培訓(xùn) robot CAD培訓(xùn) eplan培訓(xùn) dcs培訓(xùn) 電路板設(shè)計(jì)培訓(xùn) 浙大dcs培訓(xùn) PCB設(shè)計(jì)培訓(xùn) adams培訓(xùn) fluent培訓(xùn)系列課程 培訓(xùn)機(jī)構(gòu)課程短期培訓(xùn)系列課程培訓(xùn)機(jī)構(gòu) 長(zhǎng)期課程列表實(shí)踐課程高級(jí)課程學(xué)校培訓(xùn)機(jī)構(gòu)周末班培訓(xùn) 南京 短期培訓(xùn)系列課程培訓(xùn)機(jī)構(gòu) 長(zhǎng)期課程列表實(shí)踐課程高級(jí)課程學(xué)校培訓(xùn)機(jī)構(gòu)周末班 端海 教育 企業(yè) 學(xué)院 培訓(xùn)課程 系列班 級(jí) 長(zhǎng)期課程列表實(shí)踐課程高級(jí)課程學(xué)校培訓(xùn)機(jī)構(gòu)周末班 短期培訓(xùn)系列課程培訓(xùn)機(jī)構(gòu) 端海教育企業(yè)學(xué)院培訓(xùn)課程 系列班級(jí) 軟件無(wú)線電培訓(xùn) FPGA電機(jī)控制培訓(xùn) Xilinx培訓(xùn) Simulink培訓(xùn) DSP培訓(xùn)班 Ansys培訓(xùn) LUA培訓(xùn) 單片機(jī)培訓(xùn)班 PCB設(shè)計(jì)課程 PCB培訓(xùn) 電源培訓(xùn) 電路培訓(xùn) PLC課程 變頻器課程 Windows培訓(xùn)



1申請(qǐng)友情鏈接 >>
 
在線客服
主站蜘蛛池模板: 开心五月激情综合婷婷| 伊人久久大香线焦AV综合影院| 色综合欧美在线视频区| 日本伊人色综合网| 欧美日韩综合在线| 亚洲国产综合专区在线电影| 色婷婷久久综合中文久久蜜桃av| 91精品一区二区综合在线| 综合人妻久久一区二区精品| 青青热久久综合网伊人| 久久综合久久综合久久综合| 久久久久综合中文字幕| 久久综合给合久久狠狠狠97色| 色综合色综合色综合| 亚洲中文字幕无码久久综合网| 亚洲国产欧美国产综合久久| 色欲综合一区二区三区| 亚洲色偷偷综合亚洲AVYP| 久久婷婷色综合一区二区| AV狠狠色丁香婷婷综合久久| 亚洲乱码中文字幕综合| 久久93精品国产91久久综合| 久久综合中文字幕| 精品国产国产综合精品| 色综合久久中文综合网| 亚洲色欲久久久久综合网| 女人和拘做受全程看视频日本综合a一区二区视频| 精品久久人人做人人爽综合| 亚洲欧美综合在线天堂| 久久综合国产乱子伦精品免费| 精品福利一区二区三区精品国产第一国产综合精品| 激情综合色五月丁香六月欧美| 亚洲综合色区在线观看| 亚洲综合日韩精品欧美综合区| 天天做天天爱天天爽综合区| 色综合天天综合网国产成人网| 欧美成电影综合网站色www| 91精品一区二区综合在线| 久久狠狠爱亚洲综合影院| 欧美综合区综合久青草视频| 亚洲国产综合精品一区在线播放|