![]() |
|
全國報(bào)名免費(fèi)熱線:4008699035 微信:shuhaipeixun 或15921673576(微信同號) QQ:1299983702 |
|
|
![]() |
|||
![]() |
|||
每期人數(shù)限3到5人。 | |||
![]() |
|||
上課地點(diǎn):【上海】:同濟(jì)大學(xué)(滬西)/新城金郡商務(wù)樓(11號線白銀路站) 【深圳分部】:電影大廈(地鐵一號線大劇院站)/深圳大學(xué)成教院 【北京分部】:北京中山學(xué)院/福鑫大樓 【南京分部】:金港大廈(和燕路) 【武漢分部】:佳源大廈(高新二路) 【成都分部】:領(lǐng)館區(qū)1號(中和大道) 【沈陽分部】:沈陽理工大學(xué)/六宅臻品 【鄭州分部】:鄭州大學(xué)/錦華大廈 【石家莊分部】:河北科技大學(xué)/瑞景大廈 【廣州分部】:廣糧大廈 【西安分部】:協(xié)同大廈 最近開課時(shí)間(周末班/連續(xù)班/晚班):2020年3月16日 |
|||
![]() |
|||
☆資深工程師授課 ☆注重質(zhì)量 ☆邊講邊練 ☆合格學(xué)員免費(fèi)推薦工作 ★實(shí)驗(yàn)設(shè)備請點(diǎn)擊這兒查看★ |
|||
![]() |
|||
1、培訓(xùn)過程中,如有部分內(nèi)容理解不透或消化不好,可免費(fèi)在以后培訓(xùn)班中重聽; |
|||
課程大綱 |
|||
|
|||
第三階段 IC項(xiàng)目實(shí)戰(zhàn) |
|||
Synopsys DC(Design Compiler) 綜合 1,綜合的概念 2,綜合庫與工具介紹 3,工作環(huán)境的設(shè)立和關(guān)鍵命令 4,綜合前的準(zhǔn)備工作 5,芯片邏輯代碼和流片廠庫的結(jié)合 6,綜合的過程 7, 綜合后網(wǎng)表的導(dǎo)出 8,時(shí)序SDC的導(dǎo)出 9,Synopsys DC 為Cadence Encounter工具所做的準(zhǔn)備工作。 10,快速綜合TCL腳本使用技巧 Cadence Encounter 布局布線 1.網(wǎng)表和工程庫的結(jié)合 2,環(huán)境變量的設(shè)置和關(guān)鍵命令 3,布局布線前的準(zhǔn)備工作 4,Synopsys DC工具和Cadence Encounter工具的銜接和配合 2.Floor plan 3.電源規(guī)劃 4.布局、擺放 5.時(shí)鐘樹 6.布線 Cadence Virtuos 芯片焊盤和封裝 1,環(huán)境變量的設(shè)置和關(guān)鍵命令 2,庫的導(dǎo)入 3,快速建立工作環(huán)境的方法 4,焊盤庫和工藝庫的建立 5,Encounter def文件的導(dǎo)入 6,Encounter和Virtuoso的配合 7,芯片文件的導(dǎo)入 8,焊盤和封裝的仿真 9,焊盤、封裝與芯片的管腳規(guī)劃 10,連線技巧 Synopsys PT(PrimeTime) 驗(yàn)證仿真 1,環(huán)境變量的設(shè)置 2,關(guān)鍵命令 3,仿真驗(yàn)證過程 4,仿真驗(yàn)證報(bào)告的產(chǎn)生 5,快速驗(yàn)證技巧 6,TCL腳本的使用技巧 技巧和總結(jié)提高 1、代碼編寫及仿真技巧
系統(tǒng)介紹verilog語法規(guī)范、語言與電路實(shí)現(xiàn)之關(guān)系,以及RTL仿真技術(shù)、RTL代碼編寫技巧、控制單元和數(shù)據(jù)通路單元的實(shí)現(xiàn)技巧、基于Verilog語言的測試編碼技巧,功能驗(yàn)證及Testbench搭建的技巧。
2、綜合技術(shù)
講述綜合基礎(chǔ)、組合電路與時(shí)序電路、基于TCL的綜合流程、綜合策略、設(shè)計(jì)環(huán)境和設(shè)計(jì)約束的制定、綜合優(yōu)化的技巧、實(shí)現(xiàn)優(yōu)化結(jié)果的可綜合代碼編寫技術(shù)等。
3、可測試設(shè)計(jì)技術(shù)
基于Synopsys DFT compiler的DFT技術(shù),介紹可測性設(shè)計(jì)技術(shù)、組合電路和時(shí)序電路的測試方法、基于TCL的DFT設(shè)計(jì)實(shí)現(xiàn)的基本流程。
4、靜態(tài)時(shí)序分析技術(shù)
基于Synopsys PT的靜態(tài)時(shí)序分析技術(shù),介紹靜態(tài)時(shí)序分析、基于TCL技術(shù)的處理過程和常用的時(shí)序分析方法。
項(xiàng)目實(shí)踐: 本課程專題實(shí)驗(yàn)是構(gòu)造一個(gè)ARM9的處理器, |