曙海教育集團
上海:021-51875830 北京:010-51292078
西安:029-86699670 南京:4008699035
成都:4008699035 武漢:027-50767718
廣州:4008699035 深圳:4008699035
沈陽:024-31298103 石家莊:4008699035☆
全國統一報名免費電話:4008699035 微信:shuhaipeixun或15921673576 QQ:1299983702
首頁 課程表 報名 在線聊 講師 品牌 QQ聊 活動 就業

PCIE(PCI Express)數據采集卡開發培訓班

   課程描述

學習pcie總線基礎知識,pcie總線設備開發和調試等實踐知識

學習可超越pci experss總線自身的使用,理解再一個通用處理器系統中局部總線的設計思路與實現方法,從而理解其他處理器系統使用的局部總線。

了解新一代io互連結構的過程中獲得計算機體系結構方面的理論和知識,提高計算機系統硬件和軟件的開發能力。

   入學要求

本課程主要針對具備一定基礎的,準備或者正在設計基于PCIE的數據采集系統方案的學員。

   班級規模及環境--熱線:4008699035 手機:15921673576( 微信同號)
       每期人數限3到5人。
   開課時間和上課地點
             上課地點:【上海】:同濟大學(滬西)/新城金郡商務樓(11號線白銀路站) 【深圳分部】:電影大廈(地鐵一號線大劇院站)/深圳大學成教院 【北京分部】:北京中山學院/福鑫大樓 【南京分部】:金港大廈(和燕路) 【武漢分部】:佳源大廈(高新二路) 【成都分部】:領館區1號(中和大道) 【沈陽分部】:沈陽理工大學/六宅臻品 【鄭州分部】:鄭州大學/錦華大廈 【石家莊分部】:河北科技大學/瑞景大廈 【廣州分部】:廣糧大廈 【西安分部】:協同大廈
最近開課時間(周末班/連續班/晚班):數據采集PCIE開班時間:2020年3月16日
   實驗設備和授課方式

     ☆資深工程師授課

        
        ☆注重質量
        ☆邊講邊練

        ☆合格學員免費推薦工作

        ☆合格學員免費頒發相關工程師等資格證書,提升您的職業資質

        專注高端培訓15年,端海提供的證書得到本行業的廣泛認可,學員的能力
        得到大家的認同,受到用人單位的廣泛贊譽。

        ★實驗設備請點擊這兒查看★

   最新優惠
       ☆請咨詢客服。
   質量保障

        1、培訓過程中,如有部分內容理解不透或消化不好,可免費在以后培訓班中重聽;
        2、培訓結束后,授課老師留給學員聯系方式,保障培訓效果,免費提供課后技術支持。
        3、培訓合格學員可享受免費推薦就業機會。

   課程大綱 PCIE(PCI Express)數據采集卡開發培訓班
 
第一階段

1 PCIE(PCI Express)局部總線設備基礎知識
1.1 總線性能指標
1.2 PC局部總線發展
1.3 數據采集系統概述
1.3 PCI設備設計方案
1.3.1 ASIC
1.3.2 PCIE(PCI Express) IP核
1.3.3 PCIE(PCI Express)接口芯片
1.4 PCIE(PCI Express)設備開發
1.4.1 開發流程
1.4.2 開發手段
2 PCIE(PCI Express)局部總線規范
2.1 PCI協議范圍
2.2關鍵詞
2.3 PCIE(PCI Express)局部總線信號定義
2.3.1 總述
2.3.2 信號類型
2.3.3 信號定義
2.4 PCIE(PCI Express)局部總線基本操作
2.4.1 基本交易控制

2.4.2 命令編碼
2.4.3 編址/PCI地址空間
2.4.4 總線基本交易舉例
2.5 PCIE(PCI Express)局部總線電氣規范及機械特性
2.5.1 電氣環境
2.5.2 反射波
2.5.3 驅動能力
2.5.4 擴展板技術指標
2.6 PCIE(PCI Express)局部總線擴展

3. Pcie體系結構的組成部件和Pci experss配置詳解

4. 設計需求分析與功能定義

5. 系統工作原理分析

6. PCIE(PCI Express)接口芯片與FPGA的接口設計

7. FPGA內部結構設計和代碼設計詳解

實驗:

1. PCIE(PCI Express)采集卡調試環境的建立

2. 開發軟件使用技巧和調試技巧實驗

3. 邏輯分析儀Signal TAP II實驗

4. Signal TAPII相關操作技巧和時序分析實驗

pcie總線的基礎知識
  • 端到端的數據傳遞
  • pcie總線使用的信號
  • pcie總線的層次結構
  • pcie鏈路的擴展
  • pcie設備的初始化
pcie體系結構的組成部件
  • 基于pcie架構的處理器系統
  • rc的組成結構
  • switch
  • vc和端口仲裁
  • pcietopci/pcix橋片
  • pcie設備的擴展配置空間
  • power management capability結構
  • pci express capability結構
  • pci express extended capabilities結構
pci express配置
  • 設備與功能的定義
  • 主總線與二級總線的定義
  • 系統啟動時拓撲未知
  • 每種功能實現一組配置寄存器
  • 功能配置空間
  • 主機/pci橋的配置寄存器
  • 由處理器發起的配置事務
  • 配置事務通過總線、設備和功能號路由
  • 如何發現功能
  • 如何區分pci到pci橋與非橋功能
第二階段
1. 硬件系統實現

2. 樣機的調試方法和技巧

3. FPGA與PCIE協同設計

4. PCIE接口芯片的模式管腳定義和總線操作詳解和開發技巧

5. 中斷開發詳解和技巧

6. PCI配置寄存器詳解和開發技巧,

7. 本地配置寄存器詳解和開發技巧,

8. DMA寄存器詳解和開發技巧,

9. IO寄存器配置詳解和開發技巧


實驗:

1. PCIE(PCI Express)采集卡VERILOG開發實驗

2. 狀態機編程實驗

3. VERILOG編程思想

4. FPGA VERILOG 編程控制PCIE(PCI Express)采集卡實驗
第三階段

1. ddk開發pci總線設備驅動程序

2. Windows pci設備驅動

3. PCIE Windows最新WDF架構驅動的編寫思路和技巧

4. PCIE(PCI Express)采集卡Windows驅動的電源管理設計

5. PCIE(PCI Express)采集卡Windows驅動的中斷設計

5. PCIE(PCI Express)采集卡Windows驅動的數據傳輸和讀寫設計

6. PCIE(PCI Express)采集卡Windows驅動和應用程序通信的編程設計

實驗:

1. PCIE(PCI Express)采集卡Windows驅動開發實驗

2. PCIE(PCI Express)采集卡Windows應用程序開發實驗


 
主站蜘蛛池模板: 五月天综合色激情| 亚洲av综合av一区| 狠狠色噜噜狠狠狠狠色综合久AV| 九月丁香婷婷亚洲综合色| 一本色道久久综合| 国产精品九九久久精品女同亚洲欧美日韩综合区| 综合久久一区二区三区| 婷婷五月综合色视频| 亚洲图片综合区| 色综合色狠狠天天综合色| 久久婷婷是五月综合色狠狠| 狠狠色丁香久久婷婷综合五月| 狠狠激情五月综合婷婷俺| 日韩综合无码一区二区| 伊人伊成久久人综合网777| 中文自拍日本综合| 一本一本久久a久久综合精品蜜桃| 久久综合狠狠综合久久激情 | 一本色道久久88—综合亚洲精品| 亚洲色偷偷狠狠综合网| 久久综合一区二区无码| 亚洲国产综合精品中文第一区| 一本一道久久精品综合| 国产在线一区二区综合免费视频| 日韩亚洲欧美久久久www综合网| 欧美综合自拍亚洲综合图| 国产成人精品综合久久久久| 亚洲国产天堂久久综合网站| 婷婷亚洲综合五月天小说| 国产香蕉久久精品综合网| 综合国产在线观看无码| 伊人久久亚洲综合影院| 色综合久久久久网| 国产精品天干天干在线综合| 国产精品亚洲综合专区片高清久久久| 中文字幕亚洲综合精品一区| 老色鬼久久亚洲AV综合| 色欲综合一区二区三区| 色婷婷综合久久久久中文一区二区| 久久婷婷色综合一区二区| 亚洲欧美日韩国产综合一区二区|