班級規模及環境--熱線:4008699035 手機:15921673576( 微信同號) |
每期人數限3到5人。 |
上課時間和地點 |
上課地點:【上海】:同濟大學(滬西)/新城金郡商務樓(11號線白銀路站) 【深圳分部】:電影大廈(地鐵一號線大劇院站)/深圳大學成教院 【北京分部】:北京中山學院/福鑫大樓 【南京分部】:金港大廈(和燕路) 【武漢分部】:佳源大廈(高新二路) 【成都分部】:領館區1號(中和大道) 【沈陽分部】:沈陽理工大學/六宅臻品 【鄭州分部】:鄭州大學/錦華大廈 【石家莊分部】:河北科技大學/瑞景大廈 【廣州分部】:廣糧大廈 【西安分部】:協同大廈
最近開課時間(周末班/連續班/晚班):2020年3月16日 |
實驗設備 |
☆資深工程師授課
☆注重質量
☆邊講邊練
☆合格學員免費推薦工作
★實驗設備請點擊這兒查看★ |
質量保障 |
1、培訓過程中,如有部分內容理解不透或消化不好,可免費在以后培訓班中重聽;
2、培訓結束后,授課老師留給學員聯系方式,保障培訓效果,免費提供課后技術支持。
3、培訓合格學員可享受免費推薦就業機會。 |
課程大綱 |
|
- 數字集成電路前端設計培訓
數字集成電路前端設計培訓
培訓目標
幫助學員熟悉典型數字ASIC/SOC開發流程,課程結束后能夠獨立完成數字電路的所有前端設計工作,并具備中級以上的數字設計水平。
?
培訓對象
電子、通信、計算機等相關專業本科畢業,一年以上工作經驗的在職工程師;
電子、通信、計算機等相關專業較高年級在讀研究生;
一般高校需要項目經驗的任課教師。
?
培訓內容
1.UWB項目介紹,立項分析、實現方案的規劃。
2.VLSI系統的設計方法學,時序分析法、基于Snopsys EDA Tools Chain實現的完整ASIC設計流程、數字設計庫的介紹,分析、創建,及使用。
3.編碼及仿真技巧。編碼規范、RTL驗證仿真技術、門級仿真技術。
4.綜合技術。基于DC的綜合技巧,關注受綜合約束驅動的設計,時序路徑、時序弧、基于TCL的綜合運行和綜合結果的關鍵信息分析。
5.靜態時序分析技術。基于PT的靜態時序分析策略,選取、過程處理、基于TCL的靜態時序分析運行,關鍵信息分析。
6.可測試設計技術。基于DFT compiler和TetraMax的DFT技術,DFT技術的算法、基本的測試設計流程、基于TCL的DFT設計實現。
7.形式驗證技術。基于Formality的形式驗證方法、基于匹配策略的形式驗證技術、基于TCL的形式驗證過程。
8.功耗控制技術。基于PrimePower的功耗分析技術,基于Power Compiler的時鐘門控技術、基于數字單元庫的功耗分析方法、基于TCL的功耗分析等多種功耗分析方法和時鐘門控技術的實現。
9.LAYOUT設計流程。基于ASTRO的芯片Layout技術及基于SPEF反標提取的PostLayout相關數字流程,包含在PostLayout中的網表提取、參數提取、形式驗證、靜態實現驗證、門級功能仿真、功耗分析。
10.UWB項目開發過程中的各種電路優化手段。
11.ASIC設計流程的高級話題,例如跨時鐘域信號的處理,同步撫慰電路設計及相關流程處理等設計技巧。
12.FPGA設計技巧。介紹FPGA的物理構成,實現技術、約束技術、使用技巧等。
?
?
?
?
?
?
?
?
?
?
?
?
?
?
?
?
?
?
?
?
?
?
?
?
?
? ?
?
?
?
?
?
"
|