曙海教育集團(tuán)
上海:021-51875830 北京:010-51292078
西安:029-86699670 南京:4008699035
成都:4008699035 武漢:027-50767718
廣州:4008699035 深圳:4008699035
沈陽:024-31298103 石家莊:4008699035☆
全國統(tǒng)一報名免費電話:4008699035
首頁 課程表 報名 在線聊 講師 品牌 QQ聊 活動 就業(yè)
芯片設(shè)計/大規(guī)模集成電路VLSI系列
   芯片、集成電路設(shè)計系列二培訓(xùn)課程表

        培訓(xùn)結(jié)束后頒發(fā)工程師培訓(xùn)證書。

   班級規(guī)模及環(huán)境--熱線:4008699035 手機(jī):15921673576( 微信同號)

        為了保證培訓(xùn)效果,增加互動環(huán)節(jié),我們堅持小班授課,每期報名人數(shù)限3到5人。人手一機(jī),全程實踐。

   上課時間和地點

          上課地點:【上海】:同濟(jì)大學(xué)(滬西)/新城金郡商務(wù)樓(11號線白銀路站) 【深圳分部】:電影大廈(地鐵一號線大劇院站)/深圳大學(xué)成教院 【北京分部】:北京中山學(xué)院/福鑫大樓 【南京分部】:金港大廈(和燕路) 【武漢分部】:佳源大廈(高新二路) 【成都分部】:領(lǐng)館區(qū)1號(中和大道) 【沈陽分部】:沈陽理工大學(xué)/六宅臻品 【鄭州分部】:鄭州大學(xué)/錦華大廈 【石家莊分部】:河北科技大學(xué)/瑞景大廈 【廣州分部】:廣糧大廈 【西安分部】:協(xié)同大廈
          本課程每期班限額5名,報滿即停止報名,請?zhí)崆霸诰或電話預(yù)約

   課時
        ◆課時:咨詢在線客服
        ◆團(tuán)體報名優(yōu)惠措施:兩人95折優(yōu)惠,三人或三人以上9折優(yōu)惠 。注意:在讀學(xué)生憑學(xué)生證,即使一個人也優(yōu)惠500元。
        
        ☆注重質(zhì)量
        ☆邊講邊練

        ☆合格學(xué)員免費推薦工作

        ☆合格學(xué)員免費頒發(fā)相關(guān)工程師等資格證書,提升您的職業(yè)資質(zhì)

        專注高端培訓(xùn)15年,端海提供的證書得到本行業(yè)的廣泛認(rèn)可,學(xué)員的能力
        得到大家的認(rèn)同,受到用人單位的廣泛贊譽(yù)。

        ★實驗設(shè)備請點擊這兒查看★
   質(zhì)量保障

        1、培訓(xùn)過程中,如有部分內(nèi)容理解不透或消化不好,可免費在下期培訓(xùn)班中重聽;
        2、培訓(xùn)結(jié)束后,授課老師留給學(xué)員聯(lián)系方式,保障培訓(xùn)效果,免費提供課后技術(shù)支持。
        3、培訓(xùn)合格學(xué)員可享受免費推薦就業(yè)機(jī)會。

   課程大綱
        全部授課內(nèi)容均在計算機(jī)和實驗器材上實際操作。 周末班、連續(xù)班、晚班任選

芯片、集成電路設(shè)計系列一培訓(xùn)課程表

 

序號

訓(xùn) 標(biāo)

最近開課時

學(xué)

芯片、集成電路設(shè)計系列培訓(xùn)班

D1
大型RISC處理器設(shè)計培訓(xùn)班 大型RISC處理器設(shè)計培訓(xùn)
2020年3月16日
5天;
30學(xué)時
D2
ADC/DAC培訓(xùn)班 本課程講授數(shù)據(jù)轉(zhuǎn)換器的特性、結(jié)構(gòu)、組成單元、設(shè)計要點、校準(zhǔn)技術(shù)、低功耗設(shè)計技術(shù)以及設(shè)計實例等內(nèi)容,通過本課程的學(xué)習(xí),可以基本掌握數(shù)據(jù)轉(zhuǎn)換器的設(shè)計原理、設(shè)計方法、關(guān)鍵電路設(shè)計點等,提高數(shù)據(jù)轉(zhuǎn)換器設(shè)計的一次成功率。
2020年3月16日
5天;
30學(xué)時
D3
RTL code與SOC關(guān)鍵技術(shù)培訓(xùn)班
“RTL code與SOC關(guān)鍵技術(shù)”課程為數(shù)字集成電路前端設(shè)計的專題進(jìn)階類課程,內(nèi)容包含SOC設(shè)計、RTL代碼風(fēng)格、RTL code與VLSI體系架構(gòu)、專題針對性LAB等內(nèi)容;并在此基礎(chǔ)上講授提高設(shè)計效率、電路調(diào)試技巧以及電路優(yōu)化等高級話題。幫助學(xué)員掌握基于SYNOPSY EDA TOOLS構(gòu)成的完整ASIC設(shè)計流程。通過本課程的學(xué)習(xí),學(xué)員能夠熟悉典型數(shù)字SOC設(shè)計,RTL代碼風(fēng)格編寫,并具備中級以上的數(shù)字電路設(shè)計水平。
2020年3月16日
5天;
30學(xué)時
D4
數(shù)字集成電路前端多時鐘設(shè)計專題班 本次課程講授PLL原理,結(jié)構(gòu),應(yīng)用,各功能模塊以及頂層具體實現(xiàn)方案。通過本課程培訓(xùn),學(xué)員可以掌握PLL的設(shè)計流程,并且能夠按照設(shè)計指標(biāo)要求,實現(xiàn)PLL的設(shè)計與仿真,掌握PLL中關(guān)鍵模塊的設(shè)計方法以及提高性能的具體方案。
2020年3月16日
5天;
30學(xué)時
D5
PLL設(shè)計實戰(zhàn)提高班 本次課程講授PLL原理,結(jié)構(gòu),應(yīng)用,各功能模塊以及頂層具體實現(xiàn)方案。通過本課程培訓(xùn),學(xué)員可以掌握PLL的設(shè)計流程,并且能夠按照設(shè)計指標(biāo)要求,實現(xiàn)PLL的設(shè)計與仿真,掌握PLL中關(guān)鍵模塊的設(shè)計方法以及提高性能的具體方案。
2020年3月16日
5天;
30學(xué)時
D6
模擬高級培訓(xùn)班 模擬高級培訓(xùn)
2020年3月16日
5天;
30學(xué)時
數(shù)字設(shè)計初、中級培訓(xùn)班 數(shù)字設(shè)計初、中級培訓(xùn)
2020年3月16日
5天;
30學(xué)時
D7
數(shù)字設(shè)計高級培訓(xùn)班

本課程將向?qū)W生提供集成電路設(shè)計的理論與實例相結(jié)合的培養(yǎng)訓(xùn)練,講述包括電路設(shè)計與仿真、版圖設(shè)計和驗證以及寄生參數(shù)提取的完整全定制集成電路設(shè)計流程以及CADENCE與IC制造廠商的工藝庫配合等內(nèi)容。通過系統(tǒng)的理論學(xué)習(xí)與上機(jī)實踐,學(xué)生可掌握集成電路設(shè)計流程以及各階段所使用的工具,并能進(jìn)行集成電路的設(shè)計工作。

2020年3月16日
5天;
30學(xué)時
D8
數(shù)字IC前端設(shè)計高級培訓(xùn)班 本課程講授基于Synopsys EDA tools構(gòu)成的ASIC/SOC數(shù)字電路前端開發(fā)流程,授課內(nèi)容包括電路開發(fā)前期的系統(tǒng)定義、功能劃分、RTL代碼編寫技巧、驗證平臺TestBench編寫技巧、電路仿真技巧、ASIC綜合技術(shù)、ASIC靜態(tài)時序分析技術(shù)、DFT設(shè)計等。學(xué)員通過運(yùn)用數(shù)字邏輯、硬件描述語言完成一個中等規(guī)模的專題項目設(shè)計,在課程過程中掌握數(shù)字集成電路的coding、仿真、綜合、靜態(tài)時序分析、可測性設(shè)計、一致性驗證等一系列數(shù)字電路前端流程中的設(shè)計技巧,最終使學(xué)員達(dá)到能獨立完成中等規(guī)模電路模塊的前端設(shè)計水平。
2020年3月16日
5天;
30學(xué)時
D9
Synopsys 軟件培訓(xùn)班(上) 本課程可幫助IC工程師進(jìn)一步全面系統(tǒng)地理解IC設(shè)計概念與方法。培訓(xùn)將采用Synopsys公司相關(guān)領(lǐng)域的培訓(xùn)教材,培訓(xùn)方式以講課和實驗穿插進(jìn)行。Synopsys Formality;Synopsys Prime Time 1;Synopsys Prime Time 2;TetraMAX 1;TetraMAX 2: DSMTest ATPG
2020年3月16日
5天;
30學(xué)時
D10
Synopsys 軟件培訓(xùn)班(下) DFT Compiler 1;HSPICE Essentials;HSPICE Advanced Topics;Design Compiler 1;Lynx Design System;Specman Elite Basics for Verification Environment Users
2020年3月16日
5天;
30學(xué)時
D11
集成電路版圖設(shè)計師中、高級培訓(xùn)班 集成電路工藝制造;集成電路設(shè)計EDA軟件;芯片物理結(jié)構(gòu)分析;版圖編輯;邏輯分析;物理驗證;芯片物理結(jié)構(gòu)分析;版圖編輯
2020年3月16日
5天;
30學(xué)時
D12
CPU源代碼分析與芯片設(shè)計及Linux移植 全面系統(tǒng)地講解了CPU的芯片設(shè)計技術(shù)。書中詳細(xì)分析了開放源代碼32位RISC CPU(or1200)的源代碼、編譯器的移植、Linux操作系統(tǒng)的移植,介紹了CPU源代碼在FPGA上的實現(xiàn)方法,說明了CPU芯片的全定制設(shè)計方法。
2020年3月16日
5天;
30學(xué)時
D13
聚焦離子束(FIB)技術(shù)在芯片設(shè)計及加工過程中的應(yīng)用 聚焦離子束(FIB)技術(shù)在芯片設(shè)計及加工過程中的應(yīng)用
2020年3月16日
5天;
30學(xué)時
D14
SpringSof/tLaker模擬與混合信號版圖設(shè)計培訓(xùn) SpringSof/tLaker模擬與混合信號版圖設(shè)計培訓(xùn)
2020年3月16日
5天;
30學(xué)時
D15
先進(jìn)IC設(shè)計技術(shù)培訓(xùn)班 先進(jìn)IC設(shè)計技術(shù)培訓(xùn)
2020年3月16日
5天;
30學(xué)時
D16
Cadence納米集成電路設(shè)計新技術(shù)培訓(xùn)班 Cadence納米集成電路設(shè)計新技術(shù)培訓(xùn)班
2020年3月16日
5天;
30學(xué)時
D17
集成電路設(shè)計驗證與失效分析案例 集成電路設(shè)計驗證與失效分析案例
2020年3月16日
5天;
30學(xué)時
D18
IC版圖設(shè)計中EDA工具定制應(yīng)用 IC版圖設(shè)計中EDA工具定制應(yīng)用
2020年3月16日
5天;
30學(xué)時
D19
IC 測試培訓(xùn)班 IC 測試培訓(xùn)
2020年3月16日
5天;
30學(xué)時
D20
集成電路設(shè)計與驗證(模塊)培訓(xùn)班 采用IC設(shè)計理論與設(shè)計實例相結(jié)合的方法,講授IC設(shè)計與仿真、版圖設(shè)計與驗證的完整全定制集成電路設(shè)計流程,包括Cadence Spectre-RF,ADE,AMS和Virtuoso設(shè)計環(huán)境,Cadence與IC制造廠商的工藝庫配合等培訓(xùn)與上機(jī)實習(xí)。講授深亞微米集成電路工藝與器件,CMOS基本單元和時序電路的設(shè)計與實例,射頻集成電路(RFIC)設(shè)計相關(guān)的基本知識,無線通信系統(tǒng)收發(fā)信機(jī)結(jié)構(gòu),RFIC基本功能模塊LNA、Mixer和VCO等的設(shè)計方法,RFIC設(shè)計實例。講授基于Cadence平臺的全定制IC設(shè)計流程,包括原理圖仿真、版圖設(shè)計和版圖驗證。 2020年3月16日 5天;
30學(xué)時
D21
Cadence Silicon Ensemble自動布局布線與VCS仿真 Cadence Silicon Ensemble自動布局布線與VCS仿真 2020年3月16日 5天;
30學(xué)時
D22
Synopsys Chip Synthesis設(shè)計邏輯綜合與DFT Compiler培訓(xùn) Synopsys Chip Synthesis設(shè)計邏輯綜合與DFT Compiler培訓(xùn) 2020年3月16日 5天;
30學(xué)時
D23
Synopsys Prime Time靜態(tài)時序分析與ModelSim高級仿真培訓(xùn) Synopsys Prime Time靜態(tài)時序分析與ModelSim高級仿真培訓(xùn) 2020年3月16日 5天;
30學(xué)時
D24
PrimeRail培訓(xùn) PrimeRail培訓(xùn) 2020年3月16日 5天;
30學(xué)時
D25
“IC版圖員”培訓(xùn)班 “IC版圖員”培訓(xùn) 2020年3月16日 5天;
30學(xué)時
D26
集成電路前端及后端設(shè)計
集成電路前端及后端設(shè)計 2020年3月16日 5天;
30學(xué)時
D27
芯片設(shè)計、實現(xiàn)與FPGA驗證 芯片設(shè)計、實現(xiàn)與FPGA驗證 2020年3月16日 5天;
30學(xué)時
D28
電路設(shè)計
電路設(shè)計 2020年3月16日 5天;
30學(xué)時
D29
Cadence IC61的數(shù)模混合電路培訓(xùn)班 candence IC61的數(shù)模混合電路培訓(xùn)班 2020年3月16日 5天;
30學(xué)時
D30
混合信號IC設(shè)計流程培訓(xùn) 混合信號IC設(shè)計流程培訓(xùn) 2020年3月16日 5天;
30學(xué)時
D31
模擬集成電路版圖設(shè)計培訓(xùn) 模擬集成電路版圖設(shè)計培訓(xùn) 2020年3月16日 5天;
30學(xué)時
D32
Modelsim高級調(diào)試技術(shù)培訓(xùn) Modelsim高級調(diào)試技術(shù)培訓(xùn) 2020年3月16日 5天;
30學(xué)時
D33
Incisive功能驗證培訓(xùn) Incisive功能驗證培訓(xùn) 2020年3月16日 5天;
30學(xué)時
D34
利用FPGA Advantage設(shè)計可編程器件 培訓(xùn) 利用FPGA Advantage設(shè)計可編程器件 培訓(xùn) 2020年3月16日 5天;
30學(xué)時
D35
Calibre 物理驗證 培訓(xùn) Calibre 物理驗證 培訓(xùn) 2020年3月16日 5天;
30學(xué)時
D36
The advanced design flow for Nanometer analog applications The advanced design flow for Nanometer analog applications 2020年3月16日 5天;
30學(xué)時
D37
SystemVerilog Assertions培訓(xùn) SystemVerilog Assertions培訓(xùn) 2020年3月16日 5天;
30學(xué)時
D38
SystemVerilog Testbench 培訓(xùn) SystemVerilog Testbench 培訓(xùn) 2020年3月16日 5天;
30學(xué)時
D39
Low-Power Implementation培訓(xùn) Low-Power Implementation培訓(xùn) 2020年3月16日 5天;
30學(xué)時
D40
PT-SI 培訓(xùn) PT-SI 培訓(xùn) 2020年3月16日 5天;
30學(xué)時
D41
Design Compiler 1 培訓(xùn) Design Compiler 1 培訓(xùn) 2020年3月16日 5天;
30學(xué)時
D42
ASIC物理驗證-Calibre培訓(xùn) ASIC物理驗證-Calibre培訓(xùn) 2020年3月16日 5天;
30學(xué)時
D43
TetraMAX? 1 培訓(xùn) TetraMAX? 1 培訓(xùn) 2020年3月16日 5天;
30學(xué)時
D44
IC Compiler 1 培訓(xùn) IC Compiler 1 培訓(xùn) 2020年3月16日 5天;
30學(xué)時
D45
ConvergenSC 培訓(xùn) ConvergenSC 培訓(xùn) 2020年3月16日 5天;
30學(xué)時
D46
Custom Designer培訓(xùn)班 Custom Designer培訓(xùn)班 2020年3月16日 5天;
30學(xué)時
D47
DFT Compiler培訓(xùn)班 DFT Compiler培訓(xùn)班 2020年3月16日 5天;
30學(xué)時
D48
FineSim Essentials培訓(xùn)班 FineSim Essentials培訓(xùn)班 2020年3月16日 5天;
30學(xué)時
D49
Formality培訓(xùn)班
Formality培訓(xùn)班 2020年3月16日 5天;
30學(xué)時
D50
IC Compiler 2-CTS培訓(xùn)班 IC Compiler 2-CTS培訓(xùn)班 2020年3月16日 5天;
30學(xué)時
D51
Low Power Flow HLD (Front End)培訓(xùn)班 Low Power Flow HLD (Front End)培訓(xùn)班 2020年3月16日 5天;
30學(xué)時
D52
SystemVerilog Testbench培訓(xùn)班 SystemVerilog Testbench培訓(xùn)班 2020年3月16日 5天;
30學(xué)時
D53
SystemVerilog VMM培訓(xùn)班 SystemVerilog VMM培訓(xùn)班 2020年3月16日 5天;
30學(xué)時
D54
TetraMAX 2-OSM testATPG培訓(xùn)班 TetraMAX 2-OSM testATPG培訓(xùn)班 2020年3月16日 5天;
30學(xué)時

友情鏈接:Cadence培訓(xùn) ICEPAK培訓(xùn) EMC培訓(xùn) 電磁兼容培訓(xùn) sas容培訓(xùn) 羅克韋爾PLC培訓(xùn) 歐姆龍PLC培訓(xùn) PLC培訓(xùn) 三菱PLC培訓(xùn) 西門子PLC培訓(xùn) dcs培訓(xùn) 橫河dcs培訓(xùn) 艾默生培訓(xùn) robot CAD培訓(xùn) eplan培訓(xùn) dcs培訓(xùn) 電路板設(shè)計培訓(xùn) 浙大dcs培訓(xùn) PCB設(shè)計培訓(xùn) adams培訓(xùn) fluent培訓(xùn)系列課程 培訓(xùn)機(jī)構(gòu)課程短期培訓(xùn)系列課程培訓(xùn)機(jī)構(gòu) 長期課程列表實踐課程高級課程學(xué)校培訓(xùn)機(jī)構(gòu)周末班培訓(xùn) 南京 NS3培訓(xùn) OpenGL培訓(xùn) FPGA培訓(xùn) PCIE培訓(xùn) MTK培訓(xùn) Cortex訓(xùn) Arduino培訓(xùn) 單片機(jī)培訓(xùn) EMC培訓(xùn) 信號完整性培訓(xùn) 電源設(shè)計培訓(xùn) 電機(jī)控制培訓(xùn) LabVIEW培訓(xùn) OPENCV培訓(xùn) 集成電路培訓(xùn) UVM驗證培訓(xùn) VxWorks培訓(xùn) CST培訓(xùn) PLC培訓(xùn) Python培訓(xùn) ANSYS培訓(xùn) VB語言培訓(xùn) HFSS培訓(xùn) SAS培訓(xùn) Ansys培訓(xùn) 短期培訓(xùn)系列課程培訓(xùn)機(jī)構(gòu) 長期課程列表實踐課程高級課程學(xué)校培訓(xùn)機(jī)構(gòu)周末班 端海 教育 企業(yè) 學(xué)院 培訓(xùn)課程 系列班 長期課程列表實踐課程高級課程學(xué)校培訓(xùn)機(jī)構(gòu)周末班 短期培訓(xùn)系列課程培訓(xùn)機(jī)構(gòu) 端海教育企業(yè)學(xué)院培訓(xùn)課程 系列班
主站蜘蛛池模板: 一本色道久久综合| 日日狠狠久久偷偷色综合免费| 亚洲欧美成人综合久久久| 亚洲国产综合91精品麻豆| 婷婷激情综合网| 久久综合久久鬼色| 六月婷婷国产精品综合| 欧美自拍另类欧美综合图片区| 亚洲精品综合久久| 91精品国产综合久久久久久| 色综合久久夜色精品国产| 国产人成精品综合欧美成人| 激情综合一区二区三区| 久久综合综合久久综合| 色欲久久久天天天综合网精品| 久久综合精品国产二区无码| 色综合中文字幕| 亚洲欧洲国产成人综合在线观看| 精品国产综合区久久久久久| 丁香五月婷婷综合激情在线| 欧美激情中文字幕综合一区| 狠狠色丁香久久婷婷综合蜜芽五月| 亚洲VA欧美va国产va综合| 精品综合久久久久久88小说| 亚洲综合AV在线在线播放| 中文自拍日本综合| 国产激情综合在线观看| 国产综合欧美| 亚洲欧美日韩综合网导航| 国产精品综合AV一区二区国产馆| 久久婷婷五月综合97色直播| 欧美激情综合亚洲一二区| 国产色综合天天综合网| 亚洲欧美综合区自拍另类| 国产成人亚洲综合一区| 天天综合久久久网| 在线亚洲97se亚洲综合在线| 一本一道久久精品综合| 69国产成人综合久久精品| 国产欧美日韩综合精品一区二区三区| heyzo专区无码综合|