Synopsys DC(Design Compiler) 綜合
1,綜合的概念
2,綜合庫與工具介紹
3,工作環(huán)境的設立和關鍵命令
4,綜合前的準備工作
5,芯片邏輯代碼和流片廠庫的結合
6,綜合的過程
7,
綜合后網(wǎng)表的導出
8,時序SDC的導出
9,Synopsys DC 為Cadence Encounter工具所做的準備工作。
10,快速綜合TCL腳本使用技巧
Cadence Encounter 布局布線
1.網(wǎng)表和工程庫的結合
2,環(huán)境變量的設置和關鍵命令
3,布局布線前的準備工作
4,Synopsys DC工具和Cadence Encounter工具的銜接和配合
2.Floor plan
3.電源規(guī)劃
4.布局、擺放
5.時鐘樹
6.布線
Cadence Virtuos 芯片焊盤和封裝
1,環(huán)境變量的設置和關鍵命令
2,庫的導入
3,快速建立工作環(huán)境的方法
4,焊盤庫和工藝庫的建立
5,Encounter def文件的導入
6,Encounter和Virtuoso的配合
7,芯片文件的導入
8,焊盤和封裝的仿真
9,焊盤、封裝與芯片的管腳規(guī)劃
10,連線技巧
Synopsys PT(PrimeTime) 驗證仿真
1,環(huán)境變量的設置
2,關鍵命令
3,仿真驗證過程
4,仿真驗證報告的產(chǎn)生
5,快速驗證技巧
6,TCL腳本的使用技巧
技巧和總結提高
1、代碼編寫及仿真技巧
系統(tǒng)介紹verilog語法規(guī)范、語言與電路實現(xiàn)之關系,以及RTL仿真技術、RTL代碼編寫技巧、控制單元和數(shù)據(jù)通路單元的實現(xiàn)技巧、基于Verilog語言的測試編碼技巧,功能驗證及Testbench搭建的技巧。
2、綜合技術
講述綜合基礎、組合電路與時序電路、基于TCL的綜合流程、綜合策略、設計環(huán)境和設計約束的制定、綜合優(yōu)化的技巧、實現(xiàn)優(yōu)化結果的可綜合代碼編寫技術等。
3、可測試設計技術
基于Synopsys DFT compiler的DFT技術,介紹可測性設計技術、組合電路和時序電路的測試方法、基于TCL的DFT設計實現(xiàn)的基本流程。
4、靜態(tài)時序分析技術
基于Synopsys PT的靜態(tài)時序分析技術,介紹靜態(tài)時序分析、基于TCL技術的處理過程和常用的時序分析方法。
項目實踐:
本課程專題實驗是構造一個ARM9的處理器,
ARM9芯片后端設計整個流程項目實戰(zhàn)演練,使用后端的Synopsys公司的DC,PT等工具,
和Cadence公司的Encounter,Virtuoso等工具,多工具聯(lián)合從頭至尾強化練習整個芯片的生成過程。
1.架構及設計流程
2.CPU核
1)指令
2)指令流水
3)數(shù)據(jù)緩沖和指令緩沖
4)內(nèi)部數(shù)據(jù)ram和指令RAM
5)使用后端的Synopsys公司的DC,PT等工具,
和Cadence公司的Encounter,Virtuoso等工具,多工具聯(lián)合從頭至尾強化練習整個芯片的生成過程。
|