曙海教育集團
上海:021-51875830 北京:010-51292078
西安:029-86699670 南京:4008699035
成都:4008699035 武漢:027-50767718
廣州:4008699035 深圳:4008699035
沈陽:024-31298103 石家莊:4008699035☆
全國統一報名免費電話:4008699035
首頁 課程表 報名 在線聊 講師 品牌 QQ聊 活動 就業
   課程目標

  本課程通過大量的實際電路設計,使得學員可以在較短時間內具備電路板設計的全面能力。

   培養對象

        對電路原理知識有一定了解,有過單片機或相關電路設計經驗的工程師,企業硬件設計部門負責人。

   班級規模及環境--熱線:4008699035 手機:15921673576( 微信同號)

        每期人數限3到5人。

   質量保障

        1、培訓過程中,如有部分內容理解不透或消化不好,可免費在以后培訓班中重聽;
        2、培訓結束后,授課老師留給學員聯系方式,保障培訓效果,免費提供課后技術支持。
        3、培訓合格學員可享受免費推薦就業機會。

   教學時間,教學地點
            上課地點:【上海】:同濟大學(滬西)/新城金郡商務樓(11號線白銀路站) 【深圳分部】:電影大廈(地鐵一號線大劇院站)/深圳大學成教院 【北京分部】:北京中山學院/福鑫大樓 【南京分部】:金港大廈(和燕路) 【武漢分部】:佳源大廈(高新二路) 【成都分部】:領館區1號(中和大道) 【沈陽分部】:沈陽理工大學/六宅臻品 【鄭州分部】:鄭州大學/錦華大廈 【石家莊分部】:河北科技大學/瑞景大廈 【廣州分部】:廣糧大廈 【西安分部】:協同大廈
            最近開課時間(周末班/連續班/晚班):PCB Layout班開課:2020年3月16日
   實驗設備
  資深工程師授課

        
        ☆注重質量
        ☆邊講邊練

        ☆合格學員免費推薦工作

        ☆合格學員免費頒發相關工程師等資格證書,提升您的職業資質

        專注高端培訓15年,端海提供的證書得到本行業的廣泛認可,學員的能力
        得到大家的認同,受到用人單位的廣泛贊譽。

        ★實驗設備請點擊這兒查看★
   師資團隊

【趙老師】

10年來一直從事FPGA數字電路設計,高速DSP軟硬件的開發,高速PCB,Layout設計經驗非常豐富。
精通Allegro cadence和candence SPECCTRAQuest等信號完整性仿真,精通高速PCB SI仿真、Altium Designer以及PADS工具 。成功開發了多個高速DSP和FPGA結合的高難度項目。

【黃老師】

有15年的FPGA和DSP系統硬件開發經驗,8年視頻和圖像處理領域的高速DSP系統硬、軟件和FPGA系統的設計和開發經驗,高速系統設計經驗非常豐富,精通Allegro cadence和candence SPECCTRAQuest等信號完整性仿真,精通高速PCB SI仿真工具以及PADS,Altium Designer等PCB設計工具。
      
更多師資力量請見端海師資團隊

   課程進度安排
課程大綱

第一階段-原理圖設計

1. 繪制電路原理圖
1.1. 繪制電路原理圖的原則及步驟
1.2. 對原理圖的操作
1.3. 對元器件的操作
1.4. 繪制電路原理圖
1.5. 電路原理圖繪制的相關技巧
1.6. 實例介紹
1.7. 編譯項目及查錯
1.8. 生成原理圖網絡表文件
1.9. 生成和輸出各種報表和文件

2. 原理圖元器件庫管理

2.1 繪制元器件
2.2 庫文件輸出報表

3. 電路原理圖繪制的優化方法
3.1 使用網絡標號進行電路原理圖繪制的優化
3.2 使用端口進行電路原理圖繪制的優化
3.3 使用自上而下的層次電路設計方法優化繪制
3.4 使用自下而上的層次電路設計方法優化繪制
3.5 層次設計電路的特點
3.6 在電路中標注元件其他相關參數優化繪制
3.7 使用畫圖工具欄在電路中標注輸入/輸出信號

第二階段-PCB板設計

4. PCB設計
4.1 創建pcb文件
4.2 pcb設計環境
4.3 元器件在altium designer中的驗證
4.4 制作元件封裝
4.5 規劃電路板及參數設置
4.6 設置工作層
4.7 設置網格及圖紙頁面
4.8 設置工作層面的顏色及顯示
4.9 設置系統環境參數
4.10 載入網絡表

5. 元件布局、布線
5.1 手動布局
5.2 自動布局
5.3 密度分析
5.4 三維預覽
5.5 pcb布線

6. pcb的輸出
6.1 pcb報表輸出
6.2 創建gerber文件
6.3 創建鉆孔文件
6.4 用戶向pcb加工廠商提交的信息
6.5 pcb和原理圖的交叉探針
6.6 智能pdf向導

第三階段-電磁兼容的電路板設(高級設計)
7. 濾波與屏蔽
7.1 濾波器件
7.2 旁路、濾波電容
7.3 額定電壓
7.4 絕緣電阻及漏電流
7.5 諧振頻率
7.6 電容選擇的要點
7.7 pcb板上電容的應用
7.8 濾波電路的設計
7.9 屏蔽
7.9.1屏蔽的原理
7.9.2屏蔽的規則
7.9.3設備孔的屏蔽

8. 電源完整性設計
8.1電源噪聲分析
8.1.1噪聲問題與分析
8.1.2同步開關噪聲
8.2電路去耦
8.2.1去耦電容的配置原則
8.2.2電容選擇
8.3電容組合的選擇
8.4電容在設計中的注意事項
8.5電容的擺放
8.6回路設計
8.6.1最小環路設計173
8.6.2最小化ssn174

9. 信號完整性分析
9.1信號完整性問題
9.1.1典型si問題
9.1.2si產生的因素
9.1.3電氣封裝中的
9.2si分析
9.2.1設計流程中的si分析
9.2.2si分析原則
9.3電路設計中的si問題
9.3.1上升時間與si的關系
9.3.2傳輸線效應、反射及串擾
9.3.3電源/地噪聲
9.4si解決措施
9.4.1隔離
9.4.2阻抗匹配
9.4.3內電層與分割
9.4.4信號布線
9.4.5串擾
9.4.6電源退耦
9.5信號完整性最小化原則
9.5.1串擾最小化
9.5.2減小軌道塌陷
9.5.3網絡中信號質量問題的最小化
9.5.4減小電磁干擾

10. 無線通信pcb設計與電磁兼容
10.1板材
10.1.1普通板材
10.1.2射頻專用板材
10.2隔離與屏蔽
10.2.1器件布局
10.2.2隔離
10.2.3屏蔽
10.3濾波
10.3.1電源的濾波
10.3.2線路的濾波
10.4接地
10.4.1就近接地
10.4.2大面積接地
10.4.3地平面的分布
10.4.4射頻接地
10.4.5接地應注意的問題
10.5布線
10.5.1阻抗
10.5.2轉角
10.5.3微帶線布線
10.5.4微帶線耦合
10.5.5微帶線功分器
10.5.6帶狀線布線
10.5.7信號線處理
10.5.8其他設計考慮
10.6射頻設計實例
10.6.1系統結構
10.6.2無線終端硬件設計
10.6.3pcb板的抗干擾設計

第四階段-FPGA設計實戰
11. FPGA設計實例
11.1 創建FPGA項目
11.1.1 從【Fies】面板中創建FPGA項目
11.1.2 從主頁(Home)中創建FPGA項目
11.1.3 從主菜單中創建FPGA項目
11.2 VHDL語言設計單元電路實例
11.2.1 為項目添加VHDL文件
11.2.2 編輯VHDL文件
11.2.3 根據VHDL文件創建原理圖元件符號
11.2.4 為新創建的原理圖元件命名
11.2.5 為項目添加原理圖文件
11.2.6 新創建元件的放置方法
11.3 FPGA項目設計實例
11.3.1 創建項目
11.3.2 為項目添加已有文件
11.3.3 BCD計數器項目文件內容
11.3.4 創建項目的VHDL元件庫
11.3.5 編譯庫文件
11.3.6 創建項目元件庫
11.3.7 編輯項目原理圖
11.3.8 根據VHDL創建圖紙符號
11.3.9 放置導線、總線和網絡標簽
11.4 創建VHDL測試平臺
11.11.1 創建項目的VHDL程序
11.11.2 創建VHDL測試平臺
11.5 設計項目仿真
11.5.1 仿真參數設置
11.5.2 仿真初始化
11.5.3設置斷點
11.5.4 運行仿真

12. FPGA綜合布線設計實例
12.1 打開項目
12.2 創建約束文件
12.2.1 為項目添加約束文件
12.2.2 選擇FPGA芯片
12.2.3 添加端口約束
12.2.4 添加信號約束
12.3 添加管腳配置
12.4 項目結構文件
12.5 編譯和綜合
12.5.1 啟動LiveDesign設計環境
12.5.2 設定硬件芯片
12.5.3 第三方開發工具的掛接
12.5.4 編譯項目進程(Compile)
12.5.5 項目綜合進程(Synthesize)
12.6 布局布線進程(Build)
12.6.1 轉換設計【Translate Design】
12.6.2 映射【Map Design Tb FPGA】
12.6.3 布局與布線【Place and Route】
12.6.4 時序分析【Timing Analysis】
12.6.5 創建Bit文件【Make Bit File】
12.7 下載Bit文件

13. 嵌入式系統設計
13.1 嵌入式系統簡介
13.1.1 嵌入式系統的定義
13.1.2 Altium Designer嵌入式系統設計簡介
13.1.3 Altium Designer嵌入式系統設計步驟
13.1.4 Altium Designer嵌入式系統設計基本知識
13.2 創建一個新的FPGA項目
13.3 繪制原理圖
13.3.1 檢索元件及添加元件庫
13.3.2 放置元件
13.3.3 放置導線、總線和總線連接器
13.3.4 放置電源端口
13.3.5 元件自動標識
13.3.6 放置忽略ERC檢查指示符
13.4 創建嵌入式軟件項目
13.11.1 創建嵌入式軟件項目
13.11.2 編寫c語言程序
13.5 設置嵌入式軟件項目選項參數
13.6 設置項目間的關聯屬性
13.6.1 設置處理器屬性
13.6.2 建立項目關聯體系
13.7 為項目添加配置
13.8 編譯項目產生的文件簡介
13.9 下載驗證設計

第五階段-電腦主板設計實戰
電腦主板設計主要內容有:
1.電腦功能方框圖培訓。
2.元件庫建立管理
3.電腦原理圖設計
4.電腦PCB疊層結構、阻抗控制介紹
5.電腦PCB布局以及布線設計
6.電腦EMC設計
7.電腦PCB設計實例
友情鏈接:Cadence培訓 ICEPAK培訓 EMC培訓 電磁兼容培訓 sas容培訓 羅克韋爾PLC培訓 歐姆龍PLC培訓 PLC培訓 三菱PLC培訓 西門子PLC培訓 dcs培訓 橫河dcs培訓 艾默生培訓 robot CAD培訓 eplan培訓 dcs培訓 電路板設計培訓 浙大dcs培訓 PCB設計培訓 adams培訓 fluent培訓系列課程 培訓機構課程短期培訓系列課程培訓機構 長期課程列表實踐課程高級課程學校培訓機構周末班培訓 南京 NS3培訓 OpenGL培訓 FPGA培訓 PCIE培訓 MTK培訓 Cortex訓 Arduino培訓 單片機培訓 EMC培訓 信號完整性培訓 電源設計培訓 電機控制培訓 LabVIEW培訓 OPENCV培訓 集成電路培訓 UVM驗證培訓 VxWorks培訓 CST培訓 PLC培訓 Python培訓 ANSYS培訓 VB語言培訓 HFSS培訓 SAS培訓 Ansys培訓 短期培訓系列課程培訓機構 長期課程列表實踐課程高級課程學校培訓機構周末班 端海 教育 企業 學院 培訓課程 系列班 長期課程列表實踐課程高級課程學校培訓機構周末班 短期培訓系列課程培訓機構 端海教育企業學院培訓課程 系列班
主站蜘蛛池模板: 色欲久久久天天天综合网| 一本色道久久88加勒比—综合| 亚洲伊人久久综合中文成人网| AV色综合久久天堂AV色综合在| 久久综合给合久久狠狠狠97色69| 日韩欧美亚洲综合久久影院d3| 亚洲欧美综合一区二区三区| 国产91色综合久久免费分享| 色欲综合久久中文字幕网| 久久久久高潮综合影院| 色噜噜狠狠色综合久| 少妇熟女久久综合网色欲| 99久久综合国产精品二区| 色综合婷婷在线| 欧美国产综合欧美视频| 久久久久久久综合日本| 激情综合婷婷色五月蜜桃| 在线综合亚洲欧美日韩| 狠狠久久综合| 久久婷婷五月综合色高清| 99久久亚洲综合精品成人| 国产香蕉尹人综合在线| 伊人伊成久久人综合网777| 狠狠色狠狠色综合日日五| 天天爽天天狠久久久综合麻豆| 欧美日韩国产综合一区二区三区| 久久青青色综合| 激情综合婷婷丁香五月蜜桃| 欧美自拍另类欧美综合图片区| 久久综合鬼色88久久精品综合自在自线噜噜| 国产成人精品综合久久久久| 俺来也俺去啦久久综合网| 综合欧美视频一区二区三区| 欧美精品综合视频一区二区| 无翼乌无遮挡全彩老师挤奶爱爱帝国综合社区精品| 色777狠狠狠综合| 激情五月激情综合网| 成人久久综合网| 久久综合九色欧美综合狠狠| 天天做天天爱天天爽综合区| 久久综合九色综合欧美狠狠|