曙海教育集團
全國報名免費熱線:4008699035 微信:shuhaipeixun
或15921673576(微信同號) QQ:1299983702
首頁 課程表 在線聊 報名 講師 品牌 QQ聊 活動 就業(yè)

       課程背景     FPGA應(yīng)用設(shè)計初級和中級班(XILINX方向)

            FPGA系統(tǒng)設(shè)計初級班培訓課程主要幫助學員盡快掌握 FPGA 的開發(fā)流程和設(shè)計方法,以工程實踐為例,循序漸進的學習FPGA的集成開發(fā)環(huán)境,開發(fā)流程以及硬件電路設(shè)計等知識。每次課程都配有相關(guān)實戰(zhàn)訓練,每個實戰(zhàn)訓練題目都可以在FPGA硬件平臺上進行下載驗證。通過實戰(zhàn),學員可以更好的理解消化課堂知識,工程實踐水平會得到迅速提高。

       課程目標

            培養(yǎng)學員迅速掌握和使用FPGA數(shù)字系統(tǒng)開發(fā)工具、開發(fā)流程,能夠獨立進行初步的FPGA系統(tǒng)設(shè)計。經(jīng)過培訓,學員可以掌握HDL語言的初步開發(fā)能力,并且解決FPGA產(chǎn)品開發(fā)過程中的常見問題,掌握基于FPGA的設(shè)計和調(diào)試方法。

       培養(yǎng)對象

            FPGA系統(tǒng)的軟件和硬件開發(fā)工程師;電子類專業(yè)的大學生和研究生;電子產(chǎn)品設(shè)計愛好者。

       入學要求

            學員學習本課程應(yīng)具備下列基礎(chǔ)知識:
            ◆電路系統(tǒng)的基本概念。

       班級規(guī)模及環(huán)境--熱線:4008699035 手機:15921673576( 微信同號)
           每期人數(shù)限3到5人。
       上課時間和地點
    上課地點:【上�!浚和瑵髮W(滬西)/新城金郡商務(wù)樓(11號線白銀路站) 【深圳分部】:電影大廈(地鐵一號線大劇院站)/深圳大學成教院 【北京分部】:北京中山學院/福鑫大樓 【南京分部】:金港大廈(和燕路) 【武漢分部】:佳源大廈(高新二路) 【成都分部】:領(lǐng)館區(qū)1號(中和大道) 【沈陽分部】:沈陽理工大學/六宅臻品 【鄭州分部】:鄭州大學/錦華大廈 【石家莊分部】:河北科技大學/瑞景大廈 【廣州分部】:廣糧大廈 【西安分部】:協(xié)同大廈
    最近開課時間(周末班/連續(xù)班/晚班)
    Xilinx FPGA初級和中級班開課時間:2020年3月16日
       實驗設(shè)備
         ☆資深工程師授課

            
            ☆注重質(zhì)量
            ☆邊講邊練

            ☆合格學員免費推薦工作

            ☆合格學員免費頒發(fā)相關(guān)工程師等資格證書,提升您的職業(yè)資質(zhì)

            專注高端培訓15年,端海提供的證書得到本行業(yè)的廣泛認可,學員的能力
            得到大家的認同,受到用人單位的廣泛贊譽。

            ★實驗設(shè)備請點擊這兒查看★
       最新優(yōu)惠
           ◆請咨詢客服。

       同時報選《FPGA應(yīng)用設(shè)計高級班》,即享受優(yōu)惠!

       質(zhì)量保障

            1、培訓過程中,如有部分內(nèi)容理解不透或消化不好,可免費在以后培訓班中重聽;
            2、培訓結(jié)束后,授課老師留給學員聯(lián)系方式,保障培訓效果,免費提供課后技術(shù)支持。
            3、培訓合格學員可享受免費推薦就業(yè)機會。

       師資團隊

    【趙老師】

    FPGA課程金牌講師,項目經(jīng)驗非常豐富,15年FPGA/DSP系統(tǒng)硬件開發(fā)工作經(jīng)驗。熟悉整個EDA設(shè)計流程,熟練使用Alter、Xinlinx,ModelSim開發(fā)工具,精通Verilog HDL語言和VHDL語言,精通Nios II EDS/SOPC、、IP核、PCI PLX 9054數(shù)據(jù)采集卡等開發(fā)。

    【陳老師】

    資深FPGA開發(fā)工程師,FPGA培訓課程金牌講師,有8年的FPGA和DSP系統(tǒng)硬件開發(fā)經(jīng)驗,最近4年來一直從事視頻和圖像處理領(lǐng)域的高速DSP系統(tǒng)硬、軟件和FPGA系統(tǒng)的設(shè)計和開發(fā),具有非常豐富的高速系統(tǒng)設(shè)計經(jīng)驗,精通TI公司的C6000系列高速DSP和Altera公司的全系列FPGA/CPLD。

            更多師資力量請參見端海師資團隊,請點擊這兒查看。

       課程進度安排
    課程大綱(本教學方案有兩種語言版本,如果學員想學VHDL語言編程,我們可根據(jù)要求調(diào)整)

    第一階段

        第一階段的課程主要幫助學員了解FPGA系統(tǒng)設(shè)計的基礎(chǔ)知識,掌握FPGA最小系統(tǒng)硬件電路設(shè)計方法,學會操作ISE軟件來完成FPGA的設(shè)計和開發(fā)。

    1.可編程邏輯設(shè)計技術(shù)簡介
    2.下一代可編程邏輯設(shè)計技術(shù)展望
    3.可編程邏輯器件硬件上的四大發(fā)展趨勢
    4.EDA軟件設(shè)計方法及發(fā)展趨勢
    5.FPGA的設(shè)計流程
    6.FPGA的常用開發(fā)工具
    7.FPGA的基本結(jié)構(gòu)
    8.主流低成本FPGA 芯片
    9.FPGA芯片的選型策略詳解
    10.FPGA關(guān)鍵電路的設(shè)計(最小電路設(shè)計):

        11.1 FPGA管腳設(shè)計
        11.2 下載配置與調(diào)試接口電路設(shè)計
        11.3 RS-232串口
        11.4 字符型液晶顯示器接口電路設(shè)計
        11.5 電源電路設(shè)計
        11.6 復位電路設(shè)計
        11.7 撥碼開關(guān)電路設(shè)計 
        11.8 i2c總線電路設(shè)計
        11.9 時鐘電路設(shè)計 
        11.10 圖形液晶電路設(shè)計 
    11.FPGA芯片的的結(jié)構(gòu)
        12.1  FPGA的結(jié)構(gòu)、內(nèi)部邏輯單元及接口
        12.2  主流低成本FPGA的結(jié)構(gòu)、內(nèi)部邏輯單元及接口
        12.3  FPGA的布線策略

    1. 實戰(zhàn)一:在FPGA開發(fā)板上運行一個接口實驗程序-交通燈的設(shè)計實現(xiàn),如何控制Red,Green,Yellow燈在南北東西各個方向的交替運作。

       訓練課題:“交通燈的設(shè)計實現(xiàn)”
        實驗要點:
        1.1  ISE工程創(chuàng)建及屬性設(shè)置
        1.2  ISE源文件設(shè)計輸入方式
        1.3  ISE約束設(shè)計
        1.4  ISE工程編譯
        1.5  ISE功能仿真
        1.6  ISE時序仿真
        1.7  ISE硬件下載

    第二階段

        熟練掌握硬件描述語言(Verilog HDL)是FPGA工程師的基本要求。通過本節(jié)課程的學習,學員可以了解目前最流行的Verilog HDL語言的基本語法,掌握Verilog HDL語言中最常用的基本語法。通過本節(jié)課程學習,學員可以設(shè)計一些簡單的FPGA程序,掌握組合邏輯和時序邏輯電路的設(shè)計方法。通過實戰(zhàn)訓練,學員可以對Verilog HDL語言有更深入的理解和認識。

    1.Verilog HDL語言簡介
    2.Verilog HDL語言邏輯系統(tǒng)
    3.Verilog HDL操作數(shù)和操作符
    4.Verilog HDL和VHDL語言的對比
    5.Verilog HDL循環(huán)語句
    6.Verilog HDL程序的基本結(jié)構(gòu)
    7.Verilog HDL語言的數(shù)據(jù)類型和運算符
    8.Verilog HDL語言的賦值語句和塊語,阻塞和非阻塞賦值語句的區(qū)別
    9.Verilog HDL語言的條件語句,包括IF語句和CASE語句的典型應(yīng)用
    10.Verilog HDL語言的其他常用語句
    11.Verilog HDL語言實現(xiàn)組合邏輯電路
    12.Verilog HDL語言實現(xiàn)時序邏輯電路

    1. 實戰(zhàn)訓練二:
       訓練課題:“多路選擇器的設(shè)計”
        實驗要點:
        1.1  ISE軟件操作
        1.2  組合邏輯電路設(shè)計實現(xiàn)
        1.3  IF語句和CASE語句的使用
    2. 實戰(zhàn)訓練三:
       訓練課題:“跑馬燈設(shè)計實現(xiàn)”
        實驗要點:
        2.1  ISE軟件操作
        2.2  時序邏輯電路設(shè)計實現(xiàn)
        2.3  分頻原理和實現(xiàn)方法
    3. 實戰(zhàn)訓練四:
       訓練課題:“7段數(shù)碼管測試實驗-以動態(tài)掃描方式在8位數(shù)碼管“同時”顯示0-7”
       實驗要點:
        3.1  ISE軟件操作
        3.2  了解如何按一定的頻率輪流向各個數(shù)碼管的COM端送出低電平,同時送出對應(yīng)的數(shù)據(jù)給各段。
        3.3  介紹多個數(shù)碼管動態(tài)顯示的方法。

    第三階段

        雖然利用第二階段課程學到的HDL基本語法可以完成大部分的FPGA功能,但相對復雜的FPGA系統(tǒng)設(shè)計中,如果能夠合理的應(yīng)用Verilog HDL的高級語法結(jié)構(gòu),可以達到事半功倍的效果。通過第三天課程的學習,學員可以掌握任務(wù)(TASK),函數(shù)(FUNCTION)和有限狀態(tài)機(FSM)的設(shè)計方法,可以更好的掌握FPGA的設(shè)計技術(shù)。此外,本節(jié)課程還介紹了ISE軟件的兩個常用的高級工具,可以提高FPGA設(shè)計和調(diào)試的效率。

    1. TASK和FUNCTION語句的應(yīng)用場合
    2. Verilog HDL高級語法結(jié)構(gòu)-任務(wù)(TASK)
    3. Verilog HDL高級語法結(jié)構(gòu)-任務(wù)(FUNCTION)
    4. 有限狀態(tài)機(FSM)的設(shè)計原理及其代碼風格
    5. 邏輯綜合的原則以及可綜合的代碼設(shè)計風格
    6. 在線邏輯分析儀使用方法

    1. 實戰(zhàn)訓練五:
       訓練課題:“典型狀態(tài)機設(shè)計實例”
       實驗要點:
        1.1  FSM設(shè)計方法
        1.2  狀態(tài)機的編碼(Binary、gray-code、one-hot等)
        1.3  狀態(tài)機的初始化狀態(tài)和默認狀態(tài)(完整狀態(tài)機設(shè)計)
        1.4  狀態(tài)機的狀態(tài)定義風格
        1.5  狀態(tài)機的編寫風格
    2. 實戰(zhàn)訓練六:
       訓練課題:“撥碼開關(guān)設(shè)計實驗”
       實驗要點:

        2.1  ISE輸入方式
        2.2  在線調(diào)試
        2.3 了解撥碼開關(guān)的工作原理及電路設(shè)計
    3. 實戰(zhàn)訓練七:
       訓練課題:“矩陣鍵盤設(shè)計實驗”
       實驗要點:
        3.1  輸入方式
        3.2 了解矩陣鍵盤的工作原理及電路設(shè)計

    4. 實戰(zhàn)訓練八:邏輯分析儀實驗
        4.1  邏輯分析儀分析流程
        4.2  邏輯分析儀使用技巧

    第四階段

        隨著FPGA芯片的性能和密度不斷提高, 基于FPGA的SOPC系統(tǒng)正在逐漸成熟并且在很多領(lǐng)域得到了應(yīng)用。第四階段課程主要給學員介紹Xilinx公司基于軟核的SoPC系統(tǒng)設(shè)計流程和方法。通過硬件開發(fā)板上的SoPC系統(tǒng)設(shè)計實驗,學員能夠體會SoPC技術(shù)給系統(tǒng)設(shè)計帶來的靈活性。最后通過FPGA綜合設(shè)計實驗,學員完成對四天學習內(nèi)容的回顧和總結(jié)。

    1. 基于FPGA系統(tǒng)組成原理和典型方案
    2. Xilinx公司的解決方案
    3. FPGA的編程思想的總結(jié)
    4. FPGA硬件開發(fā)的思路
    5. FPGA調(diào)試方法

    1. 實戰(zhàn)訓練九:
       訓練課題:“存儲器讀寫測試”
       實驗要點:

        2.1  FPGA調(diào)試方法
        2.2  FPGA軟件開發(fā)流程

    2. 實戰(zhàn)訓練十:
       訓練課題:“FPGA綜合設(shè)計實驗”
       訓練內(nèi)容: 針對一個綜合性實驗題目,學員獨立完成需求分析,結(jié)構(gòu)設(shè)計,代碼設(shè)計,仿真驗證和程序下載固化。
       實驗要點:
    第五階段

        1.實戰(zhàn)訓練十一:
       訓練課題:“數(shù)碼管進位與刷新綜合設(shè)計實驗”

        步驟一、詳細一個鋪墊性實驗,通過它講解數(shù)碼管各種進位的方法,與進位代碼的編寫,其中注意:
    a.數(shù)碼管整體刷新和數(shù)碼管動態(tài)掃描顯示的區(qū)別和聯(lián)系,怎樣編寫代碼
    b.編程中注意FPGA的精髓:并行運行
    c.注意在傳遞數(shù)據(jù)的過程中,采用什么方法比較好
    步驟二、學員自己編寫一個數(shù)字時鐘程序
    a.訓練學員舉一反三的能力
    b.注意一些特殊用法
    步驟三、總結(jié)學員的出錯原因,給出解決方法

        2.實戰(zhàn)訓練十二:

    訓練課題:“蜂鳴器怎樣演奏音樂,怎樣演奏梁祝的曲子”

        步驟一、詳細一個鋪墊性實驗,通過它講解怎樣通過分頻來實現(xiàn)音階和音調(diào),其中注意:
    a.狀態(tài)機的高級用法
    b.怎樣分頻
    c.注意在傳遞數(shù)據(jù)的過程中,采用什么方法比較好
        步驟二、學員自己編寫一個數(shù)字時鐘程序
    a.訓練學員舉一反三的能力
    b.注意一些特殊用法
        步驟三、總結(jié)學員的出錯原因,給出解決方法

        3.實戰(zhàn)訓練十三:
        1. 內(nèi)容的回顧與難點消化,解疑答惑
        2.編程中舉一反三和融匯貫通訓練
        3.  FPGA的程序固化方法
    第六階段 Modelsim 仿真

    1、Testbench 編寫

    2、Modelsim環(huán)境

    3、Modelsim仿真流程

    4、Modlesim仿真工程和軟件使用。

    5、Modelsim案例

    6、Modelsim仿真實戰(zhàn)訓練

    第七階段
    知識詳解:
        1.字符型液晶顯示原理
        2.圖形液晶顯示原理
        3.液晶顯示原理詳解
        4.I2C協(xié)議原理與編程
    1. 實戰(zhàn)訓練十四:
       訓練課題:1602字符型液晶顯示實驗
       訓練內(nèi)容: 通過實驗充分理解字符型液晶的顯示原理,是怎樣通過代碼體現(xiàn)的,針對一個綜合性實驗題目,學員獨立完成需求分析,結(jié)構(gòu)設(shè)計,代碼設(shè)計,仿真


    2. 實戰(zhàn)訓練十五:
       訓練課題:“128x64圖形液晶顯示實驗”
       訓練內(nèi)容: 通過實驗充分理解字圖形液晶的顯示原理,是怎樣通過代碼體現(xiàn)的針對一個綜合性實驗題目,學員獨立完成需求分析,結(jié)構(gòu)設(shè)計,代碼設(shè)計,仿真
    。

    3. 實戰(zhàn)訓練十六:
    訓練課題:“I2C讀寫EEPROM實驗”
       訓練內(nèi)容: 通過實驗充分理解I2C協(xié)議原理,用I2C協(xié)議實現(xiàn)對EEPROM的讀寫操作,演示是怎樣通過代碼體現(xiàn)的針對一個綜合性實驗題目,學員獨立完成需求分析,結(jié)構(gòu)設(shè)計,代碼設(shè)計,仿真
    。
    端海教育實驗設(shè)備
    linux培訓班
    端海培訓實驗設(shè)備
    fpga培訓班
     
    本課程部分實驗室實景
    端海實驗室
    實驗室
    端海培訓
    端海培訓優(yōu)勢
    版權(quán)所有:蘇州端海信息科技有限公司

    雙休日、節(jié)假日及晚上可致電值班電話:4008699035 值班手機:15921673576(微信同號) 或加qq:1299983702和微信:shuhaipeixun


    備案號:備案號:滬ICP備08026168號-1

    友情鏈接:SOC設(shè)計培訓 Labview培訓 Matlab培訓 DCS培訓 OPENGL培訓 DCS培訓 OPENCV培訓 Labview培訓 Cortex培訓 SOC培訓
    友情鏈接:Cadence培訓 ICEPAK培訓 EMC培訓 電磁兼容培訓 sas容培訓 羅克韋爾PLC培訓 歐姆龍PLC培訓 PLC培訓 三菱PLC培訓 西門子PLC培訓 dcs培訓 橫河dcs培訓 艾默生培訓 robot CAD培訓 eplan培訓 dcs培訓 電路板設(shè)計培訓 浙大dcs培訓 PCB設(shè)計培訓 adams培訓 fluent培訓系列課程 培訓機構(gòu)課程短期培訓系列課程培訓機構(gòu) 長期課程列表實踐課程高級課程學校培訓機構(gòu)周末班培訓 南京 短期培訓系列課程培訓機構(gòu) 長期課程列表實踐課程高級課程學校培訓機構(gòu)周末班 端海 教育 企業(yè) 學院 培訓課程 系列班 長期課程列表實踐課程高級課程學校培訓機構(gòu)周末班 短期培訓系列課程培訓機構(gòu) 端海教育企業(yè)學院培訓課程 系列班



     
    主站蜘蛛池模板: 狠狠色成人综合首页| 亚洲五月综合缴情在线观看| 欧美综合图区亚洲综合图区| 亚洲国产婷婷综合在线精品| 亚洲欧美综合在线中文| 亚洲婷婷五月综合狠狠爱| 国产91色综合久久免费分享| 亚洲综合日韩中文字幕v在线| 亚洲av日韩综合一区在线观看| 狠狠色丁香久久综合五月| 狠狠色色综合网站| 欧美日韩在线精品一区二区三区激情综合| 久久久久综合国产欧美一区二区| 狠狠色丁香婷婷久久综合不卡| av色综合久久天堂av色综合在| 久久综合成人网| 国产成+人欧美+综合在线观看| 综合人妻久久一区二区精品| 日本伊人色综合网| 天天操天天干天天综合网| 亚洲欧美国产∧v精品综合网| 欧美日韩亚洲国内综合网| 久久综合久久综合亚洲| 亚洲国产综合人成综合网站| 69国产成人综合久久精品| 伊人久久大香线蕉综合网站| 色综合网站国产麻豆| 午夜激情影院综合| 69国产成人综合久久精品| 91久久婷婷国产综合精品青草| 久久本道久久综合伊人| 亚洲 欧美 国产 动漫 综合| 婷婷综合久久中文字幕蜜桃三电影| 亚洲色欲色欲综合网站| 色综合合久久天天给综看| 亚洲欧美日韩综合在线播放| 国产精品天干天干综合网| 婷婷综合激情| 精品福利一区二区三区精品国产第一国产综合精品| 色综合久久久久无码专区| 欧美综合自拍亚洲综合网|