
計(jì)算機(jī)組織與結(jié)構(gòu)培訓(xùn)
第一章 緒論第一節(jié) 計(jì)算機(jī)組織與結(jié)構(gòu)概述
第二章 系統(tǒng)總線第一節(jié) 總線概述
第二節(jié) 總線控制
第三章 存儲(chǔ)器
第一節(jié) 半導(dǎo)體存儲(chǔ)器概述
第二節(jié) 半導(dǎo)體存儲(chǔ)器的基本單元電路
第三節(jié) 存儲(chǔ)器的擴(kuò)展方式
第四節(jié) 高速緩沖存儲(chǔ)器
第五節(jié) 并行存儲(chǔ)和虛擬存儲(chǔ)機(jī)制
第六節(jié) 數(shù)據(jù)校驗(yàn)碼第四章 輸入輸出系統(tǒng)
第一節(jié) 輸入輸出系統(tǒng)概述第二節(jié) 程序中斷方式(一)
第三節(jié) 程序中斷方式(二)第四節(jié) DMA工作方式
第五節(jié) 典型外設(shè)第五章 計(jì)算方法
第一節(jié) 機(jī)器數(shù)表示方法
第二節(jié) 定點(diǎn)數(shù)與浮點(diǎn)數(shù)
第三節(jié) 定點(diǎn)數(shù)移位和加減法運(yùn)算
第四節(jié) 定點(diǎn)數(shù)乘除法運(yùn)算
第五節(jié) 浮點(diǎn)數(shù)運(yùn)算
第六節(jié) 加法器和算術(shù)邏輯單元
第六章 指令系統(tǒng)
第一節(jié) 指令系統(tǒng)概述
第二節(jié) 操作類(lèi)型第三節(jié) 尋址方式
第七章 CPU的結(jié)構(gòu)與功能
第一節(jié) 控制器概述
第二節(jié) 指令周期的操作命令分析
第三節(jié) 流水線技術(shù)
第八章 控制器設(shè)計(jì)
第一節(jié) 組合邏輯控制器
第二節(jié) 微程序控制器
實(shí)驗(yàn)理論基礎(chǔ)
基于Proteus的8051虛擬仿真實(shí)驗(yàn)理論基礎(chǔ)
實(shí)驗(yàn)說(shuō)明視頻
實(shí)驗(yàn)流程展示
實(shí)驗(yàn)說(shuō)明視頻
實(shí)驗(yàn)工程資源
實(shí)驗(yàn)工程文件
基于VHDL的簡(jiǎn)單CPU設(shè)計(jì)
1 VHDL語(yǔ)言和ISE開(kāi)發(fā)環(huán)境
4 控制器
8 處理器綜合測(cè)試
6 跳轉(zhuǎn)指令和MOV指令
5 取指周期和算術(shù)邏輯運(yùn)算指令
2 處理器的結(jié)構(gòu)及算術(shù)邏輯單元
3 數(shù)據(jù)模塊
7 STR和LDR指令