
VxWorks調(diào)試技術(shù)培訓(xùn)
FPGA的開發(fā)流程
(1) FPGA的內(nèi)部結(jié)構(gòu)及綜合流程
(2) 常見的FPGA設(shè)計思想(同步/乒乓/串并/流水線)
(3) 復(fù)位策略
(4) 狀態(tài)機(jī)的設(shè)計
(5) 多時鐘域的處理(同步/異步設(shè)計)
(6) 基于HDL的數(shù)字電路的代碼風(fēng)格
(7) 代碼覆蓋率及功能覆蓋率簡介
(8) 基于MODLESIM的前/后仿真(含matlab協(xié)同仿真)
(9) Debussy的簡介及debussy與modlesim的聯(lián)合應(yīng)用
(10) 嵌入式邏輯分析儀的簡介及使用
基于兼容CORTEX-M0的SOPC設(shè)計
(1) SOC簡介
(2) SOC與SOPC的關(guān)系
(3) SOC內(nèi)核簡介(ARM/MIPS/SPRAC等)
(4) 基于CORTEX-M0的SOPC設(shè)計流程
(5) 基于CORTEX-M0的SOC邏輯設(shè)計
(6) 基于CORTEX-M0的嵌入式軟件設(shè)計
(7) 基于CORTEX-M0的SOPC系統(tǒng)的調(diào)試方法
常見圖像接口與圖像處理算法
(1) 攝像機(jī)輸入接口
(2) 顯示輸出接口