|
![]() |
|||
![]() |
|||
每期人數限3到5人。 | |||
![]() |
|||
最近開課時間(周末班/連續班/晚班):UVM驗證培訓班:2020年3月16日 | |||
![]() |
|||
![]() |
|||
|
|||
![]() |
|||
為滿足學員由于時間、地域的限制而無法參加端海的培訓,端海網校遠程培訓應運而生,端海的遠程培訓通過專門的遠程上課軟件,能和授課工程師實時互動,能達到和面授一樣的效果。 |
|||
![]() |
|||
本課程實戰演練使用Synopsys公司的DC,PT等工具, 免費、無保留贈送,教學過程中使用的Synopsys公司和Cadence公司的全套工具和安裝方法,而且還贈送已經在VMware Linux下安裝好的Synopsys公司和Cadence公司的全套工具(這套工具非常珍貴,費了老師很多心血才全部安裝好),讓您隨時隨地,打開電腦就能進行芯片的設計和練習! |
|||
![]() |
|||
1、培訓過程中,如有部分內容理解不透或消化不好,可免費在以后培訓班中重聽; |
|||
![]() |
|||
第一階段 |
|||
課程說明: 2.SystemVerilog 語義語法 3.SystemVerilog 并發操作機制 4.Object Oriented Programming (OOP) 面向對象的編程 5.SystemVerilog 內部通信機制 6.SystemVerilog Assertion 7.功能覆蓋率統計 |
|||
第二階段 SystemVerilog UVM 驗證 |
|||
課程說明: UVM驗證方法學是針對數字電路驗證技術高級學員的課程,是數字電路驗證工程師需要掌握的一項高級技能。該課程不僅是對UVM驗證方法的理論描述,更重要的是對UVM驗證方法學的理論和用法的歸納,總結和升華,通過UVM驗證方法學課程的學習可以快速成為一名優秀的IC驗證工程師。 2. UVM 消息服務機制 3. UVM 數據建模 4. UVM component factory and configuration 5. TLM communication 6. UVM callback 7. UVM sequence and sequencer 8. Advance on UVM phase 9. Register Abstraction Layer (RAL) |
|||
![]() |