![]() |
|||
![]() |
|||
本課程講授基于Synopsys EDA tools構成的ASIC/SOC數字電路前端開發流程,學員通過運用數字邏輯、硬件描述語言完成一個中等規模的專題項目設計,在課程過程中掌握數字集成電路的coding、仿真、綜合、靜態時序分析、可測性設計、一致性驗證等一系列數字電路前端流程中的設計技巧,最終使學員達到能獨立完成中等規模電路模塊的前端設計水平。模擬前端設計當中建模、模擬、驗證、優化,以及模擬電路設計中的測試電路技術和可測性設計技術和最新的亞微米CMOS電路設計技術,通過多個專題實驗幫助學員熟悉模擬設計流程,提升學員分析、設計、優化、測試電路的能力。本課程涵蓋模擬設計領域相關技術的核心內容,注重基礎知識和實用技巧的講解外,還將特別講授近年發表在JSSC/ISSCC等國際一流雜志上最新的設計理念。本課程為模擬設計高端精華課程,老師將多年實踐經驗手把手教授,讓學員在真實的項目實踐環境中提升技術水平,熟練使用EDA工具,真正掌握IC設計中“漁”的手段 本課程同時講授CMOS模擬集成電路結構的分析與設計,詳細介紹在不同應用指標要求下的多種模擬電路模塊的設計,以及設計所必須考慮的測試問題,通過課題實踐范例和專題制作,讓學員掌握CMOS模擬集成電路的實際設計方法、實用技巧以及成熟的設計經驗。本課程包括以下四個教學模塊,分別是:
前端設計實用技術,內容包含CMOS模擬電路工藝與器件模型分析,版圖基本知識,學習Unix/Linux操作系統及命令,前端設計常用EDA工具的安裝、調試及基本使用方法;
模擬設計實踐培訓,內容包含實踐性地電流鏡電路分析與設計、參考源電路設計,在此基礎上介紹模擬電路的噪聲模型與分析以及開關電容電路設計、放大器電路設計、運放反饋設計、運放穩定性與頻率補償、運算跨導放大器(OTA)、比較器設計等技巧。以高性能運放和比較器為實例進行分析與指導,進行AD/DA電路模型分析、SNR分析、ADC和DAC電路結構分析、仿真驗證技術的學習。還將以PLL、Sigma-delta ADC/DAC為設計實例,著重講述各模塊電路的劃分與設計技巧,通過專題實踐幫助學員快速熟悉、掌握模擬電路設計的流程;
前端設計高級技術進階,內容以業界主流的音頻產品為實例,進行模擬電路設計與版圖設計的關系、測試電路技術、可測性設計技術,以及亞微米CMOS電路設計技術的教學; |
|||
![]() |
|||
幫助學員熟悉并掌握典型數字ASIC/SOC芯片前端開發流程和設計技巧,以及相關設計軟件的使用,課程結束后學員可積累相當于1年左右的實際工作經驗,能夠獨立完成ASIC/SOC中等模塊的設計。 掌握模擬集成電路基本原理與實際范例,能分析和設計各類CMOS模擬集成電路,掌握CMOS模擬電路設計流程和設計方法,可獨立完成模擬電路前端設計,具備一定的實際設計經驗,成為中級模擬IC前端設計工程師。 本培訓在短時間內快速提高版圖知識及實戰能力,具備實踐項目能力—— |
|||
![]() |
|||
有數字電路設計和硬件描述語言的基礎或自學過相關課程。。 |
|||
![]() |
|||
每期人數限3到5人。 | |||
![]() |
|||
上課地點:【上海】:同濟大學(滬西)/新城金郡商務樓(11號線白銀路站) 【深圳分部】:電影大廈(地鐵一號線大劇院站)/深圳大學成教院 【北京分部】:北京中山學院/福鑫大樓 【南京分部】:金港大廈(和燕路) 【武漢分部】:佳源大廈(高新二路) 【成都分部】:領館區1號(中和大道) 【沈陽分部】:沈陽理工大學/六宅臻品 【鄭州分部】:鄭州大學/錦華大廈 【石家莊分部】:河北科技大學/瑞景大廈 最近開課時間(周末班/連續班/晚班):IC設計工程師培訓班:2020年3月16日 |
|||
![]() |
|||
☆資深工程師授課 ☆注重質量 ☆邊講邊練 ☆合格學員免費推薦工作 ★實驗設備請點擊這兒查看★ |
|||
![]() |
|||
◆請咨詢客服。 | |||
![]() |
|||
端海教育的數字集成電路設計課程培養了大批受企業歡迎的工程師。大批企業和端海 本課程,秉承12年積累的教學品質,以IC項目實現為導向,老師將會與您分享數字芯片設計的全流程以及Synopsy和Cadence公司EDA工具的綜合使用經驗、技巧。 本課程,以實戰貫穿始終,讓您絕對受益匪淺! |
|||
![]() |
|||
【趙老師】 大規模集成電路設計專家,10多年超大規模電路SOC芯片設計和版圖設計經驗,參與過DSP、GPU、DTV、WIFI、手機芯片、物聯網芯片等芯片的研發。精通CMOS工藝流程、版圖設計和布局布線,精通SOC芯片 設計和版圖設計的各種EDA工具(如:DC/Prime Time/Encounter/Virtuoso/Calibre/Dracula/Assura),具有豐富的SOC芯片設計、驗證、DFT、PD、流片經驗。 熟練掌握版圖設計規則并進行驗證及修改;熟練掌握Unix/Linux操作系統;熟悉CMOS設計規則、物理設計以及芯片的生產流程與封裝。 【王老師】 資深IC工程師,十幾年集成電路IC設計經驗,精通chip的規劃、數字layout、analog layout和特殊電路layout。先后主持和參與了近三百顆CHIP的設計與版圖Layout工作,含MCU芯片、DSP芯片、LED芯片、視頻芯片、GPU芯片、通信芯片、LCD芯片、網絡芯片、手機芯片等等。 從事過DAC、ADC、RF、OP、PLL、PLA、LNA、ESD、ROM、RAM等多種制程analog&digital的電路IC設計, 熟練掌握1.8V,3.3V,5V,18V,25V,40V等各種高低壓混合電路的IC設計。 【張老師】 從事數字集成電路設計10余年,精通CMOS工藝流程、版圖設計和布局布線,精通VERILOG,VHDL語言, 擅長芯片前端、后端設計和復雜項目實施的規劃管理,其領導開發的芯片已成功應用于數個國際知名芯片廠商之產品中。豐富的芯片開發經驗,對于現今主流工藝下的同步數字芯片設計技術和流程有良好把握。長期專注于內存控制器等產品的研發,擁有數顆規模超過百萬門的數字芯片成功流片經驗. ★更多師資力量請見端海師資團隊。 |
|||
![]() |
|||
1、培訓過程中,如有部分內容理解不透或消化不好,可免費在以后培訓班中重聽; |
|||
每期人數限3到5人。 | |||
◆ 本課程實戰演練使用Synopsys公司的DC,PT等工具, ◆ 免費、無保留贈送,教學過程中使用的Synopsys公司和Cadence公司的全套工具和安裝方法,而且還贈送已經在VMware Linux下安裝好的Synopsys公司和Cadence公司的全套工具(這套工具非常珍貴,費了老師很多心血才全部安裝好),讓您隨時隨地,打開電腦就能進行芯片的設計和練習!
|
|||
![]() |
|||
第一階段 集成電路前端設計 |
|||
|
|||
第二階段 數字集成電路后端設計 |
|||
|
|||
第三階段 IC版圖強化 |
|||
計算機網絡與UNIX應用 UNIX是當代最著名的多用戶、多進程、多任務的分時操作系統。目前,大部分的IC
EDA軟件都是基于UNIX操作系統平臺的。 |
|||
半導體基礎理論 |
|||
集成電路制造工藝 ★ 集成電路制造工藝引論 |
|||
集成電路設計概論 ★ 集成電路概述 ★ 集成電路設計概述 ★ 設計流程和設計工具 ★ 國內外集成電路技術發展概況 ★ 國內外主要集成電路晶圓代工廠(Foundry)介紹 |
|||
集成電路設計EDA工具 ★ EDA軟件的發展概況 |
|||
基本版圖知識 ★ 集成電路常用設計流程 ★ 基本版圖知識 版圖的層次 版圖設計中的注意事項 不同器件特性相對版圖布局的關系 ★ 設計規則和版圖驗證 設計規則 布局布線 版圖驗證知識(設計規則檢查DRC、電學規則檢查ERC、版圖和電路的對比檢查LVS、版圖參數提取LPE) ★ 版圖設計 版圖編輯環境設置 版圖編輯軟件的使用 版圖數據文件操作基礎知識 ★ 版圖設計實例 概述 五管單元與非門的設計 一交通路口信號燈控制器設計 |
|||
芯片的物理分析 ★ MOS集成電路的芯片解剖 芯片解剖過程 電路分析 時序邏輯分析 版圖設計規則的分析 版圖的布局布線分析 ★ 雙極型集成電路的芯片解剖 版圖識別要點 |
|||
第四階段 |
|||
1:Virtuoso Layout Editor工具介紹、正確的工作環境設定和Bindkey設定 |
|||
第五階段 模擬集成電路設計 |
|||
第一部分、基本電路及理論
1.半導體器件原理以及模型
2.半導體工藝,封裝技術
3.版圖設計,latch up和天線效應
4.EDA tool,rules,Unix,Spice等工具以及語言使用
5.單級放大器和差分對
6.電流鏡,電流源,電壓源實驗
7.比較器
8.一級運放,fold-cascode實驗
9.反饋、穩定性理論、補償
10.兩級放大器,two-stage op實驗
11.LDO專題,VCCS,buffered-LDO實驗
12.全差分放大器,全差分放大器實驗
第二部分、綜合應用及業界趨勢
13.放大器應用:濾波、驅動、積分、加減法、乘法等
14.先進放大器:Audio amplifier專題
15.開關電容電路
16.AD/DA原理,種類
17.Sigma-delta ADC建模,設計技巧
18.PLL專題及實驗
19.DC-DC專題
20.Class-D專題
21.ESD技術以及發展狀況
22.IC設計流程,工具,仿真,基本設計概念,模擬單元設計 |
|||
第六階段 |
|||
1、代碼編寫及仿真技巧
系統介紹verilog語法規范、語言與電路實現之關系,以及RTL仿真技術、RTL代碼編寫技巧、控制單元和數據通路單元的實現技巧、基于Verilog語言的測試編碼技巧,功能驗證及Testbench搭建的技巧。
2、綜合技術
講述綜合基礎、組合電路與時序電路、基于TCL的綜合流程、綜合策略、設計環境和設計約束的制定、綜合優化的技巧、實現優化結果的可綜合代碼編寫技術等。
3、可測試設計技術
基于Synopsys DFT compiler的DFT技術,介紹可測性設計技術、組合電路和時序電路的測試方法、基于TCL的DFT設計實現的基本流程。
4、靜態時序分析技術
基于Synopsys PT的靜態時序分析技術,介紹靜態時序分析、基于TCL技術的處理過程和常用的時序分析方法。
5、一致性驗證技術介紹
介紹一致性驗證技術,使學員了解基于Synopsys Formality 的一致性驗證方法。9、實際電流鏡設計 6、基準源設計與hspice使用技巧 7、運放設計與hspice使用技巧,二級運放,RC二級運放 8、比較器、振蕩器設計 9、電源系統設計(LDO)原理、結構、設計 10、Virtuoso LE使用與drc, lvs、版圖設計實例 11、電源系統設計(DC-DC) 6、Cache控制器專題項目
項目實踐:
本課程專題實驗是構造一個8位CPU(8051)的外部Cache控制器,用于實現CPU通過LPC協議(Intel的一種主板總線協議)訪問外部LPC FW Hub(Burst訪問)的執行程序。本項目包括CPU core接口模塊,控制狀態寄存器模塊,two-way組相聯的cache控制模塊,SRAM控制模塊,LPC 接口模塊。學員可以從中學習如何從IP,標準接口spec和Cache算法入手,進行項目的Architecture設計,完成模塊劃分,設計spec和RTL代碼,建立仿真計劃和仿真環境,完成整個項目的功能仿真到綜合、STA,以及一致性驗證,實現一個較完整的SOC設計流程。設計規模在萬門級。在0.25um工藝庫下,頻率不小于100MHz。
|