![]() |
|||
![]() |
|||
通過培訓使學員專項技能水平達到相當于中級技術等級;掌握集成電路基本工藝設計知識、版圖設計基礎知識,了解半導體基礎理論,能熟練使用EDA軟件軟件進行基本版圖設計。 | |||
![]() |
|||
1.理工科背景,有志于數字集成電路設計工作的學生和轉行人員; 2.需要充電,提升技術水平和熟悉設計流程的在職人員; 3.集成電路設計企業的員工內訓。 |
|||
![]() |
|||
學員學習本課程應具備下列基礎知識: |
|||
![]() |
|||
每期人數限3到5人。 | |||
![]() |
|||
上課地點:【上海】:同濟大學(滬西)/新城金郡商務樓(11號線白銀路站) 【深圳分部】:電影大廈(地鐵一號線大劇院站)/深圳大學成教院 【北京分部】:北京中山學院/福鑫大樓 【南京分部】:金港大廈(和燕路) 【武漢分部】:佳源大廈(高新二路) 【成都分部】:領館區1號(中和大道) 【沈陽分部】:沈陽理工大學/六宅臻品 【鄭州分部】:鄭州大學/錦華大廈 【石家莊分部】:河北科技大學/瑞景大廈 【廣州分部】:廣糧大廈 【西安分部】:協同大廈 最近開課時間(周末班/連續班/晚班): 后端培訓開班時間:2020年3月16日 |
|||
![]() |
|||
☆資深工程師授課 ☆注重質量 ☆邊講邊練 ☆合格學員免費推薦工作 ☆合格學員免費頒發相關工程師等資格證書,提升您的職業資質 專注高端培訓15年,端海提供的證書得到本行業的廣泛認可,學員的能力 得到大家的認同,受到用人單位的廣泛贊譽。 ★實驗設備請點擊這兒查看★ |
|||
![]() |
|||
【趙老師】 大規模集成電路設計專家,10多年超大規模電路SOC芯片設計和版圖設計經驗,參與過DSP、GPU、DTV、WIFI、手機芯片、物聯網芯片等芯片的研發。精通CMOS工藝流程、版圖設計和布局布線,精通SOC芯片 設計和版圖設計的各種EDA工具(如:DC/Prime Time/Encounter/Virtuoso/Calibre/Dracula/Assura),具有豐富的SOC芯片設計、驗證、DFT、PD、流片經驗。 熟練掌握版圖設計規則并進行驗證及修改;熟練掌握Unix/Linux操作系統;熟悉CMOS設計規則、物理設計以及芯片的生產流程與封裝。 【王老師】 資深IC工程師,十幾年集成電路IC設計經驗,精通chip的規劃、數字layout、analog layout和特殊電路layout。先后主持和參與了近三百顆CHIP的設計與版圖Layout工作,含MCU芯片、DSP芯片、LED芯片、視頻芯片、GPU芯片、通信芯片、LCD芯片、網絡芯片、手機芯片等等。 從事過DAC、ADC、RF、OP、PLL、PLA、LNA、ESD、ROM、RAM等多種制程analog&digital的電路IC設計, 熟練掌握1.8V,3.3V,5V,18V,25V,40V等各種高低壓混合電路的IC設計。 【張老師】 從事數字集成電路設計10余年,精通CMOS工藝流程、版圖設計和布局布線,精通VERILOG,VHDL語言, 擅長芯片前端、后端設計和復雜項目實施的規劃管理,其領導開發的芯片已成功應用于數個國際知名芯片廠商之產品中。豐富的芯片開發經驗,對于現今主流工藝下的同步數字芯片設計技術和流程有良好把握。長期專注于內存控制器等產品的研發,擁有數顆規模超過百萬門的數字芯片成功流片經驗. ★更多師資力量請見端海師資團隊。 |
|||
![]() |
|||
◆請咨詢客服。 | |||
![]() |
|||
1、培訓過程中,如有部分內容理解不透或消化不好,可免費在以后培訓班中重聽; |
|||
![]() |
|||
本課程實戰演練使用Synopsys公司的DC,PT等工具, 免費、無保留贈送,教學過程中使用的Synopsys公司和Cadence公司的全套工具和安裝方法,而且還贈送已經在VMware Linux下安裝好的Synopsys公司和Cadence公司的全套工具(這套工具非常珍貴,費了老師很多心血才全部安裝好),讓您隨時隨地,打開電腦就 |
|||
第一階段 |
|||
|
|||
第二階段 |
|||
1.Floor plan 2.電源規劃 3.布局、擺放 4.時鐘樹 5.布線 6.RC extraction 7.靜態時序分析(STA) 8.驗證 1)DRC 2)lvs 3)erc 9.項目實戰 10.數字后端全流程設計工具 11.相關工藝庫文件 |
|||
第三階段 芯片后端全工具鏈、全流程實戰演練 |
|||
項目實戰: ARM9芯片后端設計整個流程項目實戰演練,使用后端的Synopsys公司的DC,PT等工具, 和Cadence公司的Encounter,Virtuoso等工具,多工具聯合從頭至尾強化練習整個芯片的生成過程。 |