第一部分
Workbench工作環(huán)境及文件管理.
Design Modeler介紹
草圖模式
3D幾何建模
CAD處理(練習(xí)為主)
參數(shù)化建模簡(jiǎn)介
第二部分
ANSYS Meshing簡(jiǎn)介
3D網(wǎng)格劃分
網(wǎng)格控制方法
劃分方法
四面體網(wǎng)格劃分及練習(xí)
掃掠劃分及練習(xí)
多區(qū)劃分及練習(xí)
2D及表面網(wǎng)格簡(jiǎn)介
第三部分
ANSYS CFD介紹
邊界條件
求解器設(shè)置
湍流模型
熱傳遞
多相流動(dòng)簡(jiǎn)介
UDF功能簡(jiǎn)介
第四部分
Fluent運(yùn)動(dòng)網(wǎng)格技術(shù)
優(yōu)化功能的簡(jiǎn)介
ANSYS CFX GUI
簡(jiǎn)單例子的分析流程演示與練習(xí)
ANSYS CFX CEL/CCL語(yǔ)言介紹
ANSYS CFD Turbo System
ANSYS CFX 流體機(jī)械例子演示與練習(xí)
第五部分
ANSYS CFD流固耦合技術(shù)
ANSYS CFD參數(shù)化設(shè)計(jì)與仿真分析簡(jiǎn)介
此次課程針對(duì)最新版的Encounter 6.1的技術(shù)特點(diǎn)及應(yīng)用進(jìn)行講解,通過(guò)學(xué)習(xí)及上機(jī)練習(xí),您將運(yùn)用Encounter 6.1學(xué)習(xí):
- 運(yùn)用虛擬原型技術(shù)進(jìn)行設(shè)計(jì)布局規(guī)劃
- 自動(dòng)布局
- 掃描鏈重組
- 運(yùn)用試布線技術(shù)在設(shè)計(jì)早期階段估計(jì)芯片擁塞
- 寄生參數(shù)抽取及延時(shí)計(jì)算
- 時(shí)鐘樹(shù)綜合
- 設(shè)計(jì)層次化劃分及布局規(guī)劃
- 設(shè)計(jì)物理層次化劃分及時(shí)序規(guī)劃
- 功耗分析,電源網(wǎng)絡(luò)分布及電源分析
- 時(shí)序優(yōu)化和收斂
培訓(xùn)對(duì)象:
有0-1年設(shè)計(jì)經(jīng)驗(yàn)的數(shù)字IC設(shè)計(jì)工程師
預(yù)修知識(shí):
1. UNIX基礎(chǔ)
2. VERILOG HDL語(yǔ)言
3. CMOS集成電路設(shè)計(jì)基礎(chǔ)
4. TCL語(yǔ)言
課程內(nèi)容:
第一部分
綜述
RTL綜合
設(shè)計(jì)布局規(guī)劃
電源網(wǎng)絡(luò)規(guī)劃
自動(dòng)布局
掃描鏈優(yōu)化及重組
試布線分析
第二部分
寄生參數(shù)抽取及時(shí)序分析
時(shí)序優(yōu)化及收斂
時(shí)鐘樹(shù)綜合
電源網(wǎng)絡(luò)及特殊互連布線
設(shè)計(jì)層次化劃分
電源分析
|