
數(shù)字集成電路前端設(shè)計(jì)就業(yè)培訓(xùn)班 |
||||||||||||||||||
![]() |
||||||||||||||||||
通過(guò)本課程的學(xué)習(xí),使學(xué)員在掌握數(shù)字集成電路設(shè)計(jì)的基本要領(lǐng),熟悉操作系統(tǒng)和硬件描述語(yǔ)言HDL,熟練使用邏輯綜合仿真工具和仿真工具,并學(xué)會(huì)IC設(shè)計(jì)公司的團(tuán)隊(duì)分工與合作,相當(dāng)于一年以上的數(shù)字電路設(shè)計(jì)水平和經(jīng)驗(yàn)。 |
||||||||||||||||||
![]() |
||||||||||||||||||
1.理工科背景,有志于數(shù)字集成電路設(shè)計(jì)工作的學(xué)生和轉(zhuǎn)行人員; ★ 可以通過(guò)培訓(xùn)快速進(jìn)去進(jìn)入IC行業(yè)的專(zhuān)業(yè):
|
||||||||||||||||||
![]() |
||||||||||||||||||
面試筆試題詳細(xì)講解 簡(jiǎn)歷打磨 模擬面試 公司內(nèi)部推薦(部分公司直接安排面試),秉承16年積累的企業(yè)客戶(hù)合作人脈,2000多家企業(yè)和端海建立了長(zhǎng)期人才合作關(guān)系,若企業(yè)有用人需求,我們可以直接內(nèi)推。 未來(lái)職業(yè)規(guī)劃 |
||||||||||||||||||
![]() |
||||||||||||||||||
在線直播授課+服務(wù)器登錄實(shí)訓(xùn),也可以線下現(xiàn)場(chǎng)培訓(xùn)。 督導(dǎo)老師每天跟蹤學(xué)習(xí)情況,充分調(diào)動(dòng)你的學(xué)習(xí)激情。 每天有資深的IC老司機(jī)帶著你學(xué)習(xí)做項(xiàng)目, 你唯一需要保障的只是時(shí)間和堅(jiān)持。 |
||||||||||||||||||
![]() |
||||||||||||||||||
端海教育的數(shù)字集成電路設(shè)計(jì)課程培養(yǎng)了大批受企業(yè)歡迎的工程師。大批企業(yè)和端海 本課程,秉承16年積累的教學(xué)品質(zhì),以IC項(xiàng)目實(shí)現(xiàn)為導(dǎo)向,老師將會(huì)與您分享數(shù)字芯片設(shè)計(jì)的全流程以及Synopsy和Cadence公司EDA工具的綜合使用經(jīng)驗(yàn)、技巧。 本課程,以實(shí)戰(zhàn)貫穿始終,讓您絕對(duì)受益匪淺! |
||||||||||||||||||
![]() |
||||||||||||||||||
學(xué)員學(xué)習(xí)本課程應(yīng)具備下列基礎(chǔ)知識(shí): |
||||||||||||||||||
![]() |
||||||||||||||||||
最近開(kāi)課時(shí)間:2020年11月30日 | ||||||||||||||||||
![]() |
||||||||||||||||||
☆注重質(zhì)量 ☆邊講邊練 ☆合格學(xué)員免費(fèi)推薦工作 專(zhuān)注高端培訓(xùn)17年,端海提供的課程得到本行業(yè)的廣泛認(rèn)可,學(xué)員的能力 得到大家的認(rèn)同,受到用人單位的廣泛贊譽(yù)。 |
||||||||||||||||||
![]() |
||||||||||||||||||
【趙老師】 大規(guī)模集成電路設(shè)計(jì)專(zhuān)家,10多年超大規(guī)模電路SOC芯片設(shè)計(jì)和版圖設(shè)計(jì)經(jīng)驗(yàn),參與過(guò)DSP、GPU、DTV、WIFI、手機(jī)芯片、物聯(lián)網(wǎng)芯片等芯片的研發(fā)。精通CMOS工藝流程、版圖設(shè)計(jì)和布局布線,精通SOC芯片 設(shè)計(jì)和版圖設(shè)計(jì)的各種EDA工具(如:DC/Prime Time/Encounter/Virtuoso/Calibre/Dracula/Assura),具有豐富的SOC芯片設(shè)計(jì)、驗(yàn)證、DFT、PD、流片經(jīng)驗(yàn)。 熟練掌握版圖設(shè)計(jì)規(guī)則并進(jìn)行驗(yàn)證及修改;熟練掌握Unix/Linux操作系統(tǒng);熟悉CMOS設(shè)計(jì)規(guī)則、物理設(shè)計(jì)以及芯片的生產(chǎn)流程與封裝。 【王老師】 資深I(lǐng)C工程師,十幾年集成電路IC設(shè)計(jì)經(jīng)驗(yàn),精通chip的規(guī)劃、數(shù)字layout、analog layout和特殊電路layout。先后主持和參與了近三百顆CHIP的設(shè)計(jì)與版圖Layout工作,含MCU芯片、DSP芯片、LED芯片、視頻芯片、GPU芯片、通信芯片、LCD芯片、網(wǎng)絡(luò)芯片、手機(jī)芯片等等。 從事過(guò)DAC、ADC、RF、OP、PLL、PLA、LNA、ESD、ROM、RAM等多種制程analog&digital的電路IC設(shè)計(jì), 熟練掌握1.8V,3.3V,5V,18V,25V,40V等各種高低壓混合電路的IC設(shè)計(jì)。 【張老師】 從事數(shù)字集成電路設(shè)計(jì)10余年,精通CMOS工藝流程、版圖設(shè)計(jì)和布局布線,精通VERILOG,VHDL語(yǔ)言, 擅長(zhǎng)芯片前端設(shè)計(jì)和復(fù)雜項(xiàng)目實(shí)施的規(guī)劃管理,其領(lǐng)導(dǎo)開(kāi)發(fā)的芯片已成功應(yīng)用于數(shù)個(gè)國(guó)際知名芯片廠商之產(chǎn)品中。豐富的芯片開(kāi)發(fā)經(jīng)驗(yàn),對(duì)于現(xiàn)今主流工藝下的同步數(shù)字芯片設(shè)計(jì)技術(shù)和流程有良好把握。長(zhǎng)期專(zhuān)注于內(nèi)存控制器等產(chǎn)品的研發(fā),擁有數(shù)顆規(guī)模超過(guò)百萬(wàn)門(mén)的數(shù)字芯片成功流片經(jīng)驗(yàn). ★更多師資力量請(qǐng)見(jiàn)端海師資團(tuán)隊(duì)。 |
||||||||||||||||||
◆ 本課程實(shí)戰(zhàn)演練使用Synopsys公司的DC,PT等工具, ◆ 免費(fèi)、無(wú)保留贈(zèng)送,教學(xué)過(guò)程中使用的Synopsys公司和Cadence公司的全套工具和安裝方法,而且還贈(zèng)送已經(jīng)在VMware Linux下安裝好的Synopsys公司和Cadence公司的全套工具(這套工具非常珍貴,費(fèi)了老師很多心血才全部安裝好),讓您隨時(shí)隨地,打開(kāi)電腦就能進(jìn)行芯片的設(shè)計(jì)和練習(xí)! |
||||||||||||||||||
![]() |
||||||||||||||||||
1、培訓(xùn)過(guò)程中,如有部分內(nèi)容理解不透或消化不好,可免費(fèi)在以后培訓(xùn)班中重聽(tīng); |
||||||||||||||||||
![]() |
||||||||||||||||||
第一階段 |
||||||||||||||||||
1. Unix/Linux操作系統(tǒng)使用 重點(diǎn)講解數(shù)字電路設(shè)計(jì)的綜合技術(shù)的基本概念,綜合流程和工程經(jīng)驗(yàn),使學(xué)員掌握基于synopsys DC的綜合技巧。
內(nèi)容包括:
綜合機(jī)理的分析;組合電路和時(shí)序電路實(shí)現(xiàn)規(guī)則和實(shí)例分析;基于tcl綜合的流程,優(yōu)化處理和調(diào)試技術(shù);綜合處理與后端流程的聯(lián)系;可綜合代碼技術(shù);需深入研究的內(nèi)容;LPC 接口模塊綜合實(shí)驗(yàn)
ASIC DFT技術(shù)
介紹可測(cè)試設(shè)計(jì)技術(shù),使學(xué)員掌握基于Synopsys DFT 的可測(cè)性電路設(shè)計(jì)方法
內(nèi)容包括:
背景分析;組合電路和時(shí)序電路的測(cè)試;可測(cè)試設(shè)計(jì);需深入研究的內(nèi)容;DFT compile 使用(基于TCL的可測(cè)試性設(shè)計(jì)流程);LPC接口模塊DFT實(shí)驗(yàn)
ASIC 靜態(tài)時(shí)序分析技術(shù)
介紹靜態(tài)時(shí)序分析技術(shù);使學(xué)員掌握基于Synopsysy PrimeTime的靜態(tài)時(shí)序分析技術(shù)。
內(nèi)容包括:
背景分析;電路時(shí)序分析的基礎(chǔ)內(nèi)容;工具的使用;靜態(tài)時(shí)序分析模式選擇;注意事項(xiàng)及需深入研究的內(nèi)容;LPC接口模塊實(shí)驗(yàn)
一致性驗(yàn)證(Formal)技術(shù)介紹
介紹一致性驗(yàn)證技術(shù),使學(xué)員了解基于Synopsys Formality 的一致性驗(yàn)證方法
內(nèi)容包括:
背景分析;工具的使用介紹
22.形式驗(yàn)證技術(shù)。基于Formality的形式驗(yàn)證方法、基于匹配策略的形式驗(yàn)證技術(shù)、基于TCL的形式驗(yàn)證過(guò)程。 23、功耗控制技術(shù)。基于PrimePower的功耗分析技術(shù),基于Power Compiler的時(shí)鐘門(mén)控技術(shù)、基于數(shù)字單元庫(kù)的功耗分析方法、基于TCL的功耗分析等多種功耗分析方法和時(shí)鐘門(mén)控技術(shù)的實(shí)現(xiàn)。 24、LAYOUT設(shè)計(jì)流程。基于ASTRO的芯片Layout技術(shù)及基于SPEF反標(biāo)提取的PostLayout相關(guān)數(shù)字流程,包含在PostLayout中的網(wǎng)表提取、參數(shù)提取、形式驗(yàn)證、靜態(tài)實(shí)現(xiàn)驗(yàn)證、門(mén)級(jí)功能仿真、功耗分析,以及Layout驗(yàn)證(DRC、LVS)等技巧。 25、UWB項(xiàng)目開(kāi)發(fā)過(guò)程中的各種電路優(yōu)化手段。 27、VLSI系統(tǒng)的設(shè)計(jì)方法學(xué)。時(shí)序分析法、基于Snopsys EDA Tools Chain實(shí)現(xiàn)的完整ASIC設(shè)計(jì)流程、數(shù)字設(shè)計(jì)庫(kù)的介紹,分析、創(chuàng)建,及使用。 28、編碼及仿真技巧。編碼規(guī)范、RTL驗(yàn)證仿真技術(shù)、門(mén)級(jí)仿真技術(shù)。 29、ASIC設(shè)計(jì)流程的高級(jí)話(huà)題。例如跨時(shí)鐘域信號(hào)的處理,同步撫慰電路設(shè)計(jì)及相關(guān)流程處理等設(shè)計(jì)技巧。 |
||||||||||||||||||
第二階段 |
||||||||||||||||||
|
